`(cid:89)(cid:17)
`(cid:52)(cid:88)(cid:68)(cid:79)(cid:70)(cid:82)(cid:80)(cid:80)(cid:3)(cid:44)(cid:81)(cid:70)(cid:82)(cid:85)(cid:83)(cid:82)(cid:85)(cid:68)(cid:87)(cid:72)(cid:71)(cid:3)(cid:11)(cid:51)(cid:68)(cid:87)(cid:72)(cid:81)(cid:87)(cid:3)(cid:50)(cid:90)(cid:81)(cid:72)(cid:85)(cid:12)
`(cid:39)(cid:72)(cid:80)(cid:82)(cid:81)(cid:86)(cid:87)(cid:85)(cid:68)(cid:87)(cid:76)(cid:89)(cid:72)(cid:86)
`(cid:55)(cid:85)(cid:76)(cid:68)(cid:79)(cid:3)(cid:49)(cid:82)(cid:86)(cid:17)(cid:3)(cid:44)(cid:51)(cid:53)(cid:21)(cid:19)(cid:20)(cid:27)(cid:16)(cid:19)(cid:20)(cid:22)(cid:20)(cid:24)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:16)(cid:19)(cid:20)(cid:22)(cid:20)(cid:25)
`(cid:56)(cid:17)(cid:54)(cid:17)(cid:3)(cid:51)(cid:68)(cid:87)(cid:72)(cid:81)(cid:87)(cid:3)(cid:49)(cid:82)(cid:17)(cid:3)(cid:27)(cid:15)(cid:19)(cid:25)(cid:22)(cid:15)(cid:25)(cid:26)(cid:23)
`
`Before Hon. Trevor M. Jefferson, Daniel J. Galligan, and Scott B. Howard,
`Administrative Patent Judges
`
`(cid:20)
`
`1
`
`Exhibit 1026
`Apple v. Qualcomm
`IPR2018-01316
`
`
`
`
`
`(cid:37)(cid:68)(cid:70)(cid:78)(cid:74)(cid:85)(cid:82)(cid:88)(cid:81)(cid:71)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:54)(cid:88)(cid:80)(cid:80)(cid:68)(cid:85)(cid:92)(cid:3)(cid:82)(cid:73)(cid:3)(cid:44)(cid:86)(cid:86)(cid:88)(cid:72)(cid:86)(cid:3)
`e Background and Summary of Issues
`
`(cid:44)(cid:86)(cid:86)(cid:88)(cid:72)(cid:3)(cid:20)(cid:29)(cid:3)(cid:36)(cid:36)(cid:51)(cid:36)(cid:3)(cid:14)(cid:3)(cid:48)(cid:68)(cid:77)(cid:70)(cid:75)(cid:72)(cid:85)(cid:70)(cid:93)(cid:68)(cid:78)
`e Issue 1: AAPA + Majcherczak
`(cid:40)(cid:91)(cid:83)(cid:79)(cid:76)(cid:70)(cid:76)(cid:87)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:36)(cid:85)(cid:87)(cid:16)(cid:54)(cid:83)(cid:72)(cid:70)(cid:76)(cid:73)(cid:76)(cid:70)(cid:3)(cid:48)(cid:82)(cid:87)(cid:76)(cid:89)(cid:68)(cid:87)(cid:76)(cid:82)(cid:81)(cid:3)(cid:87)(cid:82)(cid:3)(cid:38)(cid:82)(cid:80)(cid:69)(cid:76)(cid:81)(cid:72)
`e@ Explicit and Art-Specific Motivation to Combine
`(cid:49)(cid:82)(cid:3)(cid:55)(cid:72)(cid:68)(cid:70)(cid:75)(cid:76)(cid:81)(cid:74)(cid:3)(cid:36)(cid:90)(cid:68)(cid:92)
`e No Teaching Away
`(cid:36)(cid:36)(cid:51)(cid:36)(cid:3)(cid:44)(cid:86)(cid:3)(cid:40)(cid:79)(cid:76)(cid:74)(cid:76)(cid:69)(cid:79)(cid:72)
`@ AAPAIs Eligible
`
`(cid:44)(cid:86)(cid:86)(cid:88)(cid:72)(cid:3)(cid:21)(cid:29)(cid:3)(cid:54)(cid:87)(cid:72)(cid:76)(cid:81)(cid:68)(cid:70)(cid:78)(cid:72)(cid:85)(cid:15)(cid:3)(cid:39)(cid:82)(cid:92)(cid:79)(cid:72)(cid:15)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:51)(cid:68)(cid:85)(cid:78)
`e Issue 2: Steinacker, Doyle, and Park
`(cid:40)(cid:91)(cid:83)(cid:79)(cid:76)(cid:70)(cid:76)(cid:87)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:36)(cid:85)(cid:87)(cid:16)(cid:54)(cid:83)(cid:72)(cid:70)(cid:76)(cid:73)(cid:76)(cid:70)(cid:3)(cid:48)(cid:82)(cid:87)(cid:76)(cid:89)(cid:68)(cid:87)(cid:76)(cid:82)(cid:81)(cid:3)(cid:87)(cid:82)(cid:3)(cid:38)(cid:82)(cid:80)(cid:69)(cid:76)(cid:81)(cid:72)
`e@ Explicit and Art-Specific Motivation to Combine
`(cid:49)(cid:82)(cid:3)(cid:55)(cid:72)(cid:68)(cid:70)(cid:75)(cid:76)(cid:81)(cid:74)(cid:3)(cid:36)(cid:90)(cid:68)(cid:92)
`@ No Teaching Away
`
`(cid:21)
`
`2
`
`
`
`(cid:36)(cid:79)(cid:79)(cid:72)(cid:74)(cid:72)(cid:71)(cid:3)(cid:44)(cid:81)(cid:81)(cid:82)(cid:89)(cid:68)(cid:87)(cid:76)(cid:82)(cid:81)(cid:3)(cid:82)(cid:73)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:182)(cid:25)(cid:26)(cid:23)(cid:3)(cid:51)(cid:68)(cid:87)(cid:72)(cid:81)(cid:87)
`
`Alleged Innovation of the ’674 Patent 1:57-62. The main difference between this prior art POC system 10 and the pur-
`
`ported invention of the ’674 Patent is|the addition of a feedback network 310. AP-
`
`PLE-1003, 60. A comparison of FIG. 1 and FIG. 4 illuminates this straightfor-
`ward difference. Jd.
`
`
`power up/
`down detector
`
`signal processor
`
`signal processor
`
`powerup/
`down detector
`
`feedback
`network
`
`FIG, 4
`
`Core
`Power
`
`V.
`
`"core
`
`POC —© to I/O Circuits
`
`(cid:40)(cid:91)(cid:70)(cid:72)(cid:85)(cid:83)(cid:87)(cid:3)(cid:73)(cid:85)(cid:82)(cid:80)(cid:3)(cid:51)(cid:68)(cid:83)(cid:72)(cid:85)(cid:3)(cid:21)(cid:3)(cid:11)(cid:51)(cid:72)(cid:87)(cid:76)(cid:87)(cid:76)(cid:82)(cid:81)(cid:12)(cid:15)(cid:3)(cid:83)(cid:83)(cid:17)(cid:3)(cid:24)(cid:16)(cid:25)
`Excerpt from Paper2 (Petition), pp. 5-6
`
`(cid:22)
`
`Power U/D
`Detector
`306
`
`*
`
`Processor
`308
`
`3
`
`
`
`IndependentClaim 1 of the ’674 Patent
`
`(cid:44)(cid:81)(cid:71)(cid:72)(cid:83)(cid:72)(cid:81)(cid:71)(cid:72)(cid:81)(cid:87)(cid:3)(cid:38)(cid:79)(cid:68)(cid:76)(cid:80)(cid:3)(cid:20)(cid:3)(cid:82)(cid:73)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:182)(cid:25)(cid:26)(cid:23)(cid:3)(cid:51)(cid:68)(cid:87)(cid:72)(cid:81)(cid:87)
`
`(cid:20)(cid:17)(cid:3)(cid:36)(cid:3)(cid:80)(cid:88)(cid:79)(cid:87)(cid:76)(cid:83)(cid:79)(cid:72)(cid:3)(cid:86)(cid:88)(cid:83)(cid:83)(cid:79)(cid:92)(cid:3)(cid:89)(cid:82)(cid:79)(cid:87)(cid:68)(cid:74)(cid:72)(cid:3)(cid:71)(cid:72)(cid:89)(cid:76)(cid:70)(cid:72)(cid:3)(cid:70)(cid:82)(cid:80)(cid:83)(cid:85)(cid:76)(cid:86)(cid:76)(cid:81)(cid:74)(cid:29)
`1. A multiple supply voltage device comprising:
`(cid:68)(cid:3)(cid:70)(cid:82)(cid:85)(cid:72)(cid:3)(cid:81)(cid:72)(cid:87)(cid:90)(cid:82)(cid:85)(cid:78)(cid:3)(cid:82)(cid:83)(cid:72)(cid:85)(cid:68)(cid:87)(cid:76)(cid:89)(cid:72)(cid:3)(cid:68)(cid:87)(cid:3)(cid:68)(cid:3)(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:3)(cid:86)(cid:88)(cid:83)(cid:83)(cid:79)(cid:92)(cid:3)(cid:89)(cid:82)(cid:79)(cid:87)(cid:68)(cid:74)(cid:72)(cid:30)(cid:3)(cid:68)(cid:81)(cid:71)
`a core networkoperative at a first supply voltage; and
`(cid:68)(cid:3)(cid:70)(cid:82)(cid:81)(cid:87)(cid:85)(cid:82)(cid:79)(cid:3)(cid:81)(cid:72)(cid:87)(cid:90)(cid:82)(cid:85)(cid:78)(cid:3)(cid:70)(cid:82)(cid:88)(cid:83)(cid:79)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:70)(cid:82)(cid:85)(cid:72)(cid:3)(cid:81)(cid:72)(cid:87)(cid:90)(cid:82)(cid:85)(cid:78)(cid:3)(cid:90)(cid:75)(cid:72)(cid:85)(cid:72)(cid:76)(cid:81)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:70)(cid:82)(cid:81)(cid:87)(cid:85)(cid:82)(cid:79)(cid:3)(cid:81)(cid:72)(cid:87)(cid:90)(cid:82)(cid:85)(cid:78)(cid:3)(cid:76)(cid:86)(cid:3)
`a control network coupled to said core network wherein said control network is
`(cid:70)(cid:82)(cid:81)(cid:73)(cid:76)(cid:74)(cid:88)(cid:85)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:87)(cid:85)(cid:68)(cid:81)(cid:86)(cid:80)(cid:76)(cid:87)(cid:3)(cid:68)(cid:3)(cid:70)(cid:82)(cid:81)(cid:87)(cid:85)(cid:82)(cid:79)(cid:3)(cid:86)(cid:76)(cid:74)(cid:81)(cid:68)(cid:79)(cid:15)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:70)(cid:82)(cid:81)(cid:87)(cid:85)(cid:82)(cid:79)(cid:3)(cid:81)(cid:72)(cid:87)(cid:90)(cid:82)(cid:85)(cid:78)(cid:3)(cid:70)(cid:82)(cid:80)(cid:83)(cid:85)(cid:76)(cid:86)(cid:76)(cid:81)(cid:74)(cid:29)(cid:3)(cid:68)(cid:81)(cid:3)(cid:88)(cid:83)(cid:18)(cid:71)(cid:82)(cid:90)(cid:81)(cid:3)
`configured to transmit a control signal, said control network comprising: an up/down
`(cid:11)(cid:88)(cid:83)(cid:18)(cid:71)(cid:82)(cid:90)(cid:81)(cid:12)(cid:3)(cid:71)(cid:72)(cid:87)(cid:72)(cid:70)(cid:87)(cid:82)(cid:85)(cid:3)(cid:70)(cid:82)(cid:81)(cid:73)(cid:76)(cid:74)(cid:88)(cid:85)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:71)(cid:72)(cid:87)(cid:72)(cid:70)(cid:87)(cid:3)(cid:68)(cid:3)(cid:83)(cid:82)(cid:90)(cid:72)(cid:85)(cid:3)(cid:86)(cid:87)(cid:68)(cid:87)(cid:72)(cid:3)(cid:82)(cid:73)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:70)(cid:82)(cid:85)(cid:72)(cid:3)(cid:81)(cid:72)(cid:87)(cid:90)(cid:82)(cid:85)(cid:78)(cid:30)(cid:3)(cid:83)(cid:85)(cid:82)(cid:70)(cid:72)(cid:86)(cid:86)(cid:76)(cid:81)(cid:74)(cid:3)
`(up/down) detector configured to detect a powerstate of said core network; processing
`(cid:70)(cid:76)(cid:85)(cid:70)(cid:88)(cid:76)(cid:87)(cid:85)(cid:92)(cid:3)(cid:70)(cid:82)(cid:88)(cid:83)(cid:79)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:88)(cid:83)(cid:18)(cid:71)(cid:82)(cid:90)(cid:81)(cid:3)(cid:71)(cid:72)(cid:87)(cid:72)(cid:70)(cid:87)(cid:82)(cid:85)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:70)(cid:82)(cid:81)(cid:73)(cid:76)(cid:74)(cid:88)(cid:85)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:74)(cid:72)(cid:81)(cid:72)(cid:85)(cid:68)(cid:87)(cid:72)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:70)(cid:82)(cid:81)(cid:87)(cid:85)(cid:82)(cid:79)(cid:3)(cid:86)(cid:76)(cid:74)(cid:81)(cid:68)(cid:79)(cid:3)
`circuitry coupled to said up/down detector and configured to generate said control signal
`(cid:69)(cid:68)(cid:86)(cid:72)(cid:71)(cid:3)(cid:82)(cid:81)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:83)(cid:82)(cid:90)(cid:72)(cid:85)(cid:3)(cid:86)(cid:87)(cid:68)(cid:87)(cid:72)(cid:30)
`based on said powerstate;
`(cid:82)(cid:81)(cid:72)(cid:3)(cid:82)(cid:85)(cid:3)(cid:80)(cid:82)(cid:85)(cid:72)(cid:3)(cid:73)(cid:72)(cid:72)(cid:71)(cid:69)(cid:68)(cid:70)(cid:78)(cid:3)(cid:70)(cid:76)(cid:85)(cid:70)(cid:88)(cid:76)(cid:87)(cid:86)(cid:3)(cid:70)(cid:82)(cid:88)(cid:83)(cid:79)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:88)(cid:83)(cid:18)(cid:71)(cid:82)(cid:90)(cid:81)(cid:3)(cid:71)(cid:72)(cid:87)(cid:72)(cid:70)(cid:87)(cid:82)(cid:85)(cid:15)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:82)(cid:81)(cid:72)(cid:3)(cid:82)(cid:85)(cid:3)(cid:80)(cid:82)(cid:85)(cid:72)(cid:3)
`one or more feedbackcircuits coupled to said up/down detector, said one or more
`(cid:73)(cid:72)(cid:72)(cid:71)(cid:69)(cid:68)(cid:70)(cid:78)(cid:3)(cid:70)(cid:76)(cid:85)(cid:70)(cid:88)(cid:76)(cid:87)(cid:86)(cid:3)(cid:70)(cid:82)(cid:81)(cid:73)(cid:76)(cid:74)(cid:88)(cid:85)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:83)(cid:85)(cid:82)(cid:89)(cid:76)(cid:71)(cid:72)(cid:3)(cid:73)(cid:72)(cid:72)(cid:71)(cid:69)(cid:68)(cid:70)(cid:78)(cid:3)(cid:86)(cid:76)(cid:74)(cid:81)(cid:68)(cid:79)(cid:86)(cid:3)(cid:87)(cid:82)(cid:3)(cid:68)(cid:71)(cid:77)(cid:88)(cid:86)(cid:87)(cid:3)(cid:68)(cid:3)(cid:70)(cid:88)(cid:85)(cid:85)(cid:72)(cid:81)(cid:87)(cid:3)(cid:70)(cid:68)(cid:83)(cid:68)(cid:70)(cid:76)(cid:87)(cid:92)(cid:3)(cid:82)(cid:73)(cid:3)
`feedback circuits configured to provide feedback signals to adjust a current capacity of
`(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:88)(cid:83)(cid:18)(cid:71)(cid:82)(cid:90)(cid:81)(cid:3)(cid:71)(cid:72)(cid:87)(cid:72)(cid:70)(cid:87)(cid:82)(cid:85)(cid:30)
`said up/downdetector;
`(cid:68)(cid:87)(cid:3)(cid:79)(cid:72)(cid:68)(cid:86)(cid:87)(cid:3)(cid:82)(cid:81)(cid:72)(cid:3)(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:3)(cid:87)(cid:85)(cid:68)(cid:81)(cid:86)(cid:76)(cid:86)(cid:87)(cid:82)(cid:85)(cid:3)(cid:70)(cid:82)(cid:88)(cid:83)(cid:79)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:68)(cid:3)(cid:86)(cid:72)(cid:70)(cid:82)(cid:81)(cid:71)(cid:3)(cid:86)(cid:88)(cid:83)(cid:83)(cid:79)(cid:92)(cid:3)(cid:89)(cid:82)(cid:79)(cid:87)(cid:68)(cid:74)(cid:72)(cid:15)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:68)(cid:87)(cid:3)(cid:79)(cid:72)(cid:68)(cid:86)(cid:87)(cid:3)(cid:82)(cid:81)(cid:72)(cid:3)(cid:80)(cid:82)(cid:85)(cid:72)(cid:3)
`at least onefirst transistor coupled to a second supply voltage, the at least one more
`(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:3)(cid:87)(cid:85)(cid:68)(cid:81)(cid:86)(cid:76)(cid:86)(cid:87)(cid:82)(cid:85)(cid:3)(cid:69)(cid:72)(cid:76)(cid:81)(cid:74)(cid:3)(cid:70)(cid:82)(cid:81)(cid:73)(cid:76)(cid:74)(cid:88)(cid:85)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:86)(cid:90)(cid:76)(cid:87)(cid:70)(cid:75)(cid:3)(cid:82)(cid:81)(cid:3)(cid:90)(cid:75)(cid:72)(cid:81)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:3)(cid:86)(cid:88)(cid:83)(cid:83)(cid:79)(cid:92)(cid:3)(cid:89)(cid:82)(cid:79)(cid:87)(cid:68)(cid:74)(cid:72)(cid:3)(cid:76)(cid:86)(cid:3)(cid:83)(cid:82)(cid:90)(cid:72)(cid:85)(cid:72)(cid:71)(cid:3)
`first transistor being configured to switch on whensaid first supply voltage is powered
`(cid:71)(cid:82)(cid:90)(cid:81)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:86)(cid:90)(cid:76)(cid:87)(cid:70)(cid:75)(cid:3)(cid:82)(cid:73)(cid:73)(cid:3)(cid:90)(cid:75)(cid:72)(cid:81)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:3)(cid:86)(cid:88)(cid:83)(cid:83)(cid:79)(cid:92)(cid:3)(cid:89)(cid:82)(cid:79)(cid:87)(cid:68)(cid:74)(cid:72)(cid:3)(cid:76)(cid:86)(cid:3)(cid:83)(cid:82)(cid:90)(cid:72)(cid:85)(cid:72)(cid:71)(cid:3)(cid:82)(cid:81)(cid:30)
`down and to switch off whensaid first supply voltage is powered on;
`(cid:68)(cid:87)(cid:3)(cid:79)(cid:72)(cid:68)(cid:86)(cid:87)(cid:3)(cid:82)(cid:81)(cid:72)(cid:3)(cid:86)(cid:72)(cid:70)(cid:82)(cid:81)(cid:71)(cid:3)(cid:87)(cid:85)(cid:68)(cid:81)(cid:86)(cid:76)(cid:86)(cid:87)(cid:82)(cid:85)(cid:3)(cid:70)(cid:82)(cid:88)(cid:83)(cid:79)(cid:72)(cid:71)(cid:3)(cid:76)(cid:81)(cid:3)(cid:86)(cid:72)(cid:85)(cid:76)(cid:72)(cid:86)(cid:3)(cid:90)(cid:76)(cid:87)(cid:75)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:68)(cid:87)(cid:3)(cid:79)(cid:72)(cid:68)(cid:86)(cid:87)(cid:3)(cid:82)(cid:81)(cid:72)(cid:3)(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:3)(cid:87)(cid:85)(cid:68)(cid:81)(cid:86)(cid:76)(cid:86)(cid:87)(cid:82)(cid:85)(cid:3)
`at least one second transistor coupled in series with the at least one first transistor
`(cid:68)(cid:81)(cid:71)(cid:3)(cid:70)(cid:82)(cid:88)(cid:83)(cid:79)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:3)(cid:86)(cid:88)(cid:83)(cid:83)(cid:79)(cid:92)(cid:3)(cid:89)(cid:82)(cid:79)(cid:87)(cid:68)(cid:74)(cid:72)(cid:15)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:68)(cid:87)(cid:3)(cid:79)(cid:72)(cid:68)(cid:86)(cid:87)(cid:3)(cid:82)(cid:81)(cid:72)(cid:3)(cid:86)(cid:72)(cid:70)(cid:82)(cid:81)(cid:71)(cid:3)(cid:87)(cid:85)(cid:68)(cid:81)(cid:86)(cid:76)(cid:86)(cid:87)(cid:82)(cid:85)(cid:3)(cid:69)(cid:72)(cid:76)(cid:81)(cid:74)(cid:3)
`and coupled to said first supply voltage, the at least one second transistor being
`(cid:70)(cid:82)(cid:81)(cid:73)(cid:76)(cid:74)(cid:88)(cid:85)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:86)(cid:90)(cid:76)(cid:87)(cid:70)(cid:75)(cid:3)(cid:82)(cid:81)(cid:3)(cid:90)(cid:75)(cid:72)(cid:81)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:3)(cid:86)(cid:88)(cid:83)(cid:83)(cid:79)(cid:92)(cid:3)(cid:89)(cid:82)(cid:79)(cid:87)(cid:68)(cid:74)(cid:72)(cid:3)(cid:76)(cid:86)(cid:3)(cid:83)(cid:82)(cid:90)(cid:72)(cid:85)(cid:72)(cid:71)(cid:3)(cid:82)(cid:81)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:86)(cid:90)(cid:76)(cid:87)(cid:70)(cid:75)(cid:3)(cid:82)(cid:73)(cid:73)(cid:3)
`configured to switch on whensaid first supply voltage is powered on and to switchoff
`(cid:90)(cid:75)(cid:72)(cid:81)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:3)(cid:86)(cid:88)(cid:83)(cid:83)(cid:79)(cid:92)(cid:3)(cid:89)(cid:82)(cid:79)(cid:87)(cid:68)(cid:74)(cid:72)(cid:3)(cid:76)(cid:86)(cid:3)(cid:83)(cid:82)(cid:90)(cid:72)(cid:85)(cid:72)(cid:71)(cid:3)(cid:71)(cid:82)(cid:90)(cid:81)(cid:30)
`whensaid first supply voltage is powered down;
`(cid:68)(cid:87)(cid:3)(cid:79)(cid:72)(cid:68)(cid:86)(cid:87)(cid:3)(cid:82)(cid:81)(cid:72)(cid:3)(cid:87)(cid:75)(cid:76)(cid:85)(cid:71)(cid:3)(cid:87)(cid:85)(cid:68)(cid:81)(cid:86)(cid:76)(cid:86)(cid:87)(cid:82)(cid:85)(cid:3)(cid:70)(cid:82)(cid:88)(cid:83)(cid:79)(cid:72)(cid:71)(cid:3)(cid:76)(cid:81)(cid:3)(cid:86)(cid:72)(cid:85)(cid:76)(cid:72)(cid:86)(cid:3)(cid:69)(cid:72)(cid:87)(cid:90)(cid:72)(cid:72)(cid:81)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:68)(cid:87)(cid:3)(cid:79)(cid:72)(cid:68)(cid:86)(cid:87)(cid:3)(cid:82)(cid:81)(cid:72)(cid:3)(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:3)(cid:87)(cid:85)(cid:68)(cid:81)(cid:86)(cid:76)(cid:86)(cid:87)(cid:82)(cid:85)(cid:3)
`at least one third transistor coupled in series between the at least one first transistor
`(cid:68)(cid:81)(cid:71)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:68)(cid:87)(cid:3)(cid:79)(cid:72)(cid:68)(cid:86)(cid:87)(cid:3)(cid:82)(cid:81)(cid:72)(cid:3)(cid:86)(cid:72)(cid:70)(cid:82)(cid:81)(cid:71)(cid:3)(cid:87)(cid:85)(cid:68)(cid:81)(cid:86)(cid:76)(cid:86)(cid:87)(cid:82)(cid:85)(cid:17)
`and the at least one second transistor.
`
`(cid:36)(cid:51)(cid:51)(cid:47)(cid:40)(cid:16)(cid:20)(cid:19)(cid:19)(cid:20)(cid:15)(cid:3)(cid:27)(cid:29)(cid:23)(cid:23)(cid:16)(cid:28)(cid:29)(cid:22)(cid:3)
`APPLE-1001, 8:44-9:3
`(cid:11)(cid:70)(cid:76)(cid:87)(cid:72)(cid:71)(cid:3)(cid:68)(cid:87)(cid:3)(cid:51)(cid:68)(cid:83)(cid:72)(cid:85)(cid:3)(cid:26)(cid:15)(cid:3)(cid:83)(cid:83)(cid:17)(cid:3)(cid:25)(cid:16)(cid:26)(cid:12)(cid:17)
`(cited at Paper 7, pp. 6-7).
`4
`(cid:23)
`
`4
`
`
`
`power up/
`down detector
`
`feedback
`network
`
`first transistor
`
`signal processor
`
`(cid:41)(cid:76)(cid:74)(cid:88)(cid:85)(cid:72)(cid:3)(cid:23)(cid:3)(cid:82)(cid:73)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:182)(cid:25)(cid:26)(cid:23)(cid:3)(cid:51)(cid:68)(cid:87)(cid:72)(cid:81)(cid:87)
`Figure 4 of the ’674 Patent
`
`306
`
`third transistor
`
`second transistor
`
`Power U/D
`Detector
`
`See (cid:51)(cid:68)(cid:83)(cid:72)(cid:85)(cid:3)(cid:21)(cid:15)(cid:3)(cid:83)(cid:83)(cid:17)(cid:3)(cid:25)(cid:15)(cid:3)(cid:24)(cid:25)(cid:17)
`See Paper 2, pp.6, 56.
`
`(cid:24)
`
`5
`
`
`
`
`
`(cid:37)(cid:68)(cid:70)(cid:78)(cid:74)(cid:85)(cid:82)(cid:88)(cid:81)(cid:71)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:54)(cid:88)(cid:80)(cid:80)(cid:68)(cid:85)(cid:92)(cid:3)(cid:82)(cid:73)(cid:3)(cid:44)(cid:86)(cid:86)(cid:88)(cid:72)(cid:86)(cid:3)
`e Background and Summary of Issues
`
`(cid:44)(cid:86)(cid:86)(cid:88)(cid:72)(cid:3)(cid:20)(cid:29)(cid:3)(cid:36)(cid:36)(cid:51)(cid:36)(cid:3)(cid:14)(cid:3)(cid:48)(cid:68)(cid:77)(cid:70)(cid:75)(cid:72)(cid:85)(cid:70)(cid:93)(cid:68)(cid:78)
`e Issue 1: AAPA + Majcherczak
`(cid:40)(cid:91)(cid:83)(cid:79)(cid:76)(cid:70)(cid:76)(cid:87)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:36)(cid:85)(cid:87)(cid:16)(cid:54)(cid:83)(cid:72)(cid:70)(cid:76)(cid:73)(cid:76)(cid:70)(cid:3)(cid:48)(cid:82)(cid:87)(cid:76)(cid:89)(cid:68)(cid:87)(cid:76)(cid:82)(cid:81)(cid:3)(cid:87)(cid:82)(cid:3)(cid:38)(cid:82)(cid:80)(cid:69)(cid:76)(cid:81)(cid:72)
`e@ Explicit and Art-Specific Motivation to Combine
`(cid:49)(cid:82)(cid:3)(cid:55)(cid:72)(cid:68)(cid:70)(cid:75)(cid:76)(cid:81)(cid:74)(cid:3)(cid:36)(cid:90)(cid:68)(cid:92)
`e No Teaching Away
`(cid:36)(cid:36)(cid:51)(cid:36)(cid:3)(cid:44)(cid:86)(cid:3)(cid:40)(cid:79)(cid:76)(cid:74)(cid:76)(cid:69)(cid:79)(cid:72)
`@ AAPAIs Eligible
`
`(cid:44)(cid:86)(cid:86)(cid:88)(cid:72)(cid:3)(cid:21)(cid:29)(cid:3)(cid:54)(cid:87)(cid:72)(cid:76)(cid:81)(cid:68)(cid:70)(cid:78)(cid:72)(cid:85)(cid:15)(cid:3)(cid:39)(cid:82)(cid:92)(cid:79)(cid:72)(cid:15)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:51)(cid:68)(cid:85)(cid:78)
`e Issue 2: Steinacker, Doyle, and Park
`(cid:40)(cid:91)(cid:83)(cid:79)(cid:76)(cid:70)(cid:76)(cid:87)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:36)(cid:85)(cid:87)(cid:16)(cid:54)(cid:83)(cid:72)(cid:70)(cid:76)(cid:73)(cid:76)(cid:70)(cid:3)(cid:48)(cid:82)(cid:87)(cid:76)(cid:89)(cid:68)(cid:87)(cid:76)(cid:82)(cid:81)(cid:3)(cid:87)(cid:82)(cid:3)(cid:38)(cid:82)(cid:80)(cid:69)(cid:76)(cid:81)(cid:72)
`e@ Explicit and Art-Specific Motivation to Combine
`(cid:49)(cid:82)(cid:3)(cid:55)(cid:72)(cid:68)(cid:70)(cid:75)(cid:76)(cid:81)(cid:74)(cid:3)(cid:36)(cid:90)(cid:68)(cid:92)
`@ No Teaching Away
`
`(cid:25)
`
`6
`
`
`
`feedback network
`(from Majcherczak)
`
`first transistor
`
`signal processor
`
`(cid:36)(cid:36)(cid:51)(cid:36)(cid:3)(cid:76)(cid:81)(cid:3)(cid:89)(cid:76)(cid:72)(cid:90)(cid:3)(cid:82)(cid:73)(cid:3)(cid:48)(cid:68)(cid:77)(cid:70)(cid:75)(cid:72)(cid:85)(cid:70)(cid:93)(cid:68)(cid:78)
`AAPAin view of Majcherczak
`
`AAPA + Majcherczak POC System
`
`POC — to I/O Circuits
`
`Power U/D
`Detector
`100
`
`Amp
`101
`(PRIOR ART)
`FIG. 1
`
`(cid:51)(cid:68)(cid:83)(cid:72)(cid:85)(cid:3)(cid:21)(cid:15)(cid:3)(cid:83)(cid:17)(cid:3)(cid:24)(cid:25)(cid:17)
`Paper 2, p. 56.
`
`(cid:26)
`
`7
`
`
`
`Meets Limitations of Claim 1
`
`(cid:49)(cid:82)(cid:3)(cid:39)(cid:76)(cid:86)(cid:83)(cid:88)(cid:87)(cid:72)(cid:3)(cid:36)(cid:36)(cid:51)(cid:36)(cid:3)(cid:14)(cid:3)(cid:48)(cid:68)(cid:77)(cid:70)(cid:75)(cid:72)(cid:85)(cid:70)(cid:93)(cid:68)(cid:78)
`No Dispute AAPA + Majcherczak
`(cid:48)(cid:72)(cid:72)(cid:87)(cid:86)(cid:3)(cid:47)(cid:76)(cid:80)(cid:76)(cid:87)(cid:68)(cid:87)(cid:76)(cid:82)(cid:81)(cid:86)(cid:3)(cid:82)(cid:73)(cid:3)(cid:38)(cid:79)(cid:68)(cid:76)(cid:80)(cid:3)(cid:20)
`
`(cid:20)(cid:17)(cid:3)(cid:36)(cid:3)(cid:80)(cid:88)(cid:79)(cid:87)(cid:76)(cid:83)(cid:79)(cid:72)(cid:3)(cid:86)(cid:88)(cid:83)(cid:83)(cid:79)(cid:92)(cid:3)(cid:89)(cid:82)(cid:79)(cid:87)(cid:68)(cid:74)(cid:72)(cid:3)(cid:71)(cid:72)(cid:89)(cid:76)(cid:70)(cid:72)(cid:3)(cid:70)(cid:82)(cid:80)(cid:83)(cid:85)(cid:76)(cid:86)(cid:76)(cid:81)(cid:74)(cid:29)
`1. A multiple supply voltage device comprising:
`(cid:57)
`(cid:68)(cid:3)(cid:70)(cid:82)(cid:85)(cid:72)(cid:3)(cid:81)(cid:72)(cid:87)(cid:90)(cid:82)(cid:85)(cid:78)(cid:3)(cid:82)(cid:83)(cid:72)(cid:85)(cid:68)(cid:87)(cid:76)(cid:89)(cid:72)(cid:3)(cid:68)(cid:87)(cid:3)(cid:68)(cid:3)(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:3)(cid:86)(cid:88)(cid:83)(cid:83)(cid:79)(cid:92)(cid:3)(cid:89)(cid:82)(cid:79)(cid:87)(cid:68)(cid:74)(cid:72)(cid:30)(cid:3)(cid:68)(cid:81)(cid:71)
`a core networkoperative at a first supply voltage; and
`(cid:68)(cid:3)(cid:70)(cid:82)(cid:81)(cid:87)(cid:85)(cid:82)(cid:79)(cid:3)(cid:81)(cid:72)(cid:87)(cid:90)(cid:82)(cid:85)(cid:78)(cid:3)(cid:70)(cid:82)(cid:88)(cid:83)(cid:79)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:70)(cid:82)(cid:85)(cid:72)(cid:3)(cid:81)(cid:72)(cid:87)(cid:90)(cid:82)(cid:85)(cid:78)(cid:3)(cid:90)(cid:75)(cid:72)(cid:85)(cid:72)(cid:76)(cid:81)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:70)(cid:82)(cid:81)(cid:87)(cid:85)(cid:82)(cid:79)(cid:3)(cid:81)(cid:72)(cid:87)(cid:90)(cid:82)(cid:85)(cid:78)(cid:3)(cid:76)(cid:86)(cid:3)
`a control network coupled to said core network wherein said control network is
`Y configured to transmit a control signal, said control network comprising: an up/down
`(cid:70)(cid:82)(cid:81)(cid:73)(cid:76)(cid:74)(cid:88)(cid:85)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:87)(cid:85)(cid:68)(cid:81)(cid:86)(cid:80)(cid:76)(cid:87)(cid:3)(cid:68)(cid:3)(cid:70)(cid:82)(cid:81)(cid:87)(cid:85)(cid:82)(cid:79)(cid:3)(cid:86)(cid:76)(cid:74)(cid:81)(cid:68)(cid:79)(cid:15)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:70)(cid:82)(cid:81)(cid:87)(cid:85)(cid:82)(cid:79)(cid:3)(cid:81)(cid:72)(cid:87)(cid:90)(cid:82)(cid:85)(cid:78)(cid:3)(cid:70)(cid:82)(cid:80)(cid:83)(cid:85)(cid:76)(cid:86)(cid:76)(cid:81)(cid:74)(cid:29)(cid:3)(cid:68)(cid:81)(cid:3)(cid:88)(cid:83)(cid:18)(cid:71)(cid:82)(cid:90)(cid:81)(cid:3)
`(cid:11)(cid:88)(cid:83)(cid:18)(cid:71)(cid:82)(cid:90)(cid:81)(cid:12)(cid:3)(cid:71)(cid:72)(cid:87)(cid:72)(cid:70)(cid:87)(cid:82)(cid:85)(cid:3)(cid:70)(cid:82)(cid:81)(cid:73)(cid:76)(cid:74)(cid:88)(cid:85)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:71)(cid:72)(cid:87)(cid:72)(cid:70)(cid:87)(cid:3)(cid:68)(cid:3)(cid:83)(cid:82)(cid:90)(cid:72)(cid:85)(cid:3)(cid:86)(cid:87)(cid:68)(cid:87)(cid:72)(cid:3)(cid:82)(cid:73)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:70)(cid:82)(cid:85)(cid:72)(cid:3)(cid:81)(cid:72)(cid:87)(cid:90)(cid:82)(cid:85)(cid:78)(cid:30)(cid:3)(cid:83)(cid:85)(cid:82)(cid:70)(cid:72)(cid:86)(cid:86)(cid:76)(cid:81)(cid:74)(cid:3)
`(up/down) detector configured to detect a powerstate of said core network; processing
`(cid:70)(cid:76)(cid:85)(cid:70)(cid:88)(cid:76)(cid:87)(cid:85)(cid:92)(cid:3)(cid:70)(cid:82)(cid:88)(cid:83)(cid:79)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:88)(cid:83)(cid:18)(cid:71)(cid:82)(cid:90)(cid:81)(cid:3)(cid:71)(cid:72)(cid:87)(cid:72)(cid:70)(cid:87)(cid:82)(cid:85)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:70)(cid:82)(cid:81)(cid:73)(cid:76)(cid:74)(cid:88)(cid:85)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:74)(cid:72)(cid:81)(cid:72)(cid:85)(cid:68)(cid:87)(cid:72)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:70)(cid:82)(cid:81)(cid:87)(cid:85)(cid:82)(cid:79)(cid:3)(cid:86)(cid:76)(cid:74)(cid:81)(cid:68)(cid:79)(cid:3)
`of circuitry coupled to said up/down detector and configured to generate said control signal
`(cid:69)(cid:68)(cid:86)(cid:72)(cid:71)(cid:3)(cid:82)(cid:81)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:83)(cid:82)(cid:90)(cid:72)(cid:85)(cid:3)(cid:86)(cid:87)(cid:68)(cid:87)(cid:72)(cid:30)
`based on said powerstate;
`(cid:82)(cid:81)(cid:72)(cid:3)(cid:82)(cid:85)(cid:3)(cid:80)(cid:82)(cid:85)(cid:72)(cid:3)(cid:73)(cid:72)(cid:72)(cid:71)(cid:69)(cid:68)(cid:70)(cid:78)(cid:3)(cid:70)(cid:76)(cid:85)(cid:70)(cid:88)(cid:76)(cid:87)(cid:86)(cid:3)(cid:70)(cid:82)(cid:88)(cid:83)(cid:79)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:88)(cid:83)(cid:18)(cid:71)(cid:82)(cid:90)(cid:81)(cid:3)(cid:71)(cid:72)(cid:87)(cid:72)(cid:70)(cid:87)(cid:82)(cid:85)(cid:15)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:82)(cid:81)(cid:72)(cid:3)(cid:82)(cid:85)(cid:3)(cid:80)(cid:82)(cid:85)(cid:72)(cid:3)
`one or more feedbackcircuits coupled to said up/down detector, said one or more
`SY feedback circuits configured to provide feedback signals to adjust a current capacity of
`(cid:73)(cid:72)(cid:72)(cid:71)(cid:69)(cid:68)(cid:70)(cid:78)(cid:3)(cid:70)(cid:76)(cid:85)(cid:70)(cid:88)(cid:76)(cid:87)(cid:86)(cid:3)(cid:70)(cid:82)(cid:81)(cid:73)(cid:76)(cid:74)(cid:88)(cid:85)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:83)(cid:85)(cid:82)(cid:89)(cid:76)(cid:71)(cid:72)(cid:3)(cid:73)(cid:72)(cid:72)(cid:71)(cid:69)(cid:68)(cid:70)(cid:78)(cid:3)(cid:86)(cid:76)(cid:74)(cid:81)(cid:68)(cid:79)(cid:86)(cid:3)(cid:87)(cid:82)(cid:3)(cid:68)(cid:71)(cid:77)(cid:88)(cid:86)(cid:87)(cid:3)(cid:68)(cid:3)(cid:70)(cid:88)(cid:85)(cid:85)(cid:72)(cid:81)(cid:87)(cid:3)(cid:70)(cid:68)(cid:83)(cid:68)(cid:70)(cid:76)(cid:87)(cid:92)(cid:3)(cid:82)(cid:73)(cid:3)
`(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:88)(cid:83)(cid:18)(cid:71)(cid:82)(cid:90)(cid:81)(cid:3)(cid:71)(cid:72)(cid:87)(cid:72)(cid:70)(cid:87)(cid:82)(cid:85)(cid:30)
`said up/downdetector;
`(cid:68)(cid:87)(cid:3)(cid:79)(cid:72)(cid:68)(cid:86)(cid:87)(cid:3)(cid:82)(cid:81)(cid:72)(cid:3)(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:3)(cid:87)(cid:85)(cid:68)(cid:81)(cid:86)(cid:76)(cid:86)(cid:87)(cid:82)(cid:85)(cid:3)(cid:70)(cid:82)(cid:88)(cid:83)(cid:79)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:68)(cid:3)(cid:86)(cid:72)(cid:70)(cid:82)(cid:81)(cid:71)(cid:3)(cid:86)(cid:88)(cid:83)(cid:83)(cid:79)(cid:92)(cid:3)(cid:89)(cid:82)(cid:79)(cid:87)(cid:68)(cid:74)(cid:72)(cid:15)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:68)(cid:87)(cid:3)(cid:79)(cid:72)(cid:68)(cid:86)(cid:87)(cid:3)(cid:82)(cid:81)(cid:72)(cid:3)(cid:80)(cid:82)(cid:85)(cid:72)(cid:3)
`at least onefirst transistor coupled to a second supply voltage, the at least one more
`(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:3)(cid:87)(cid:85)(cid:68)(cid:81)(cid:86)(cid:76)(cid:86)(cid:87)(cid:82)(cid:85)(cid:3)(cid:69)(cid:72)(cid:76)(cid:81)(cid:74)(cid:3)(cid:70)(cid:82)(cid:81)(cid:73)(cid:76)(cid:74)(cid:88)(cid:85)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:86)(cid:90)(cid:76)(cid:87)(cid:70)(cid:75)(cid:3)(cid:82)(cid:81)(cid:3)(cid:90)(cid:75)(cid:72)(cid:81)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:3)(cid:86)(cid:88)(cid:83)(cid:83)(cid:79)(cid:92)(cid:3)(cid:89)(cid:82)(cid:79)(cid:87)(cid:68)(cid:74)(cid:72)(cid:3)(cid:76)(cid:86)(cid:3)(cid:83)(cid:82)(cid:90)(cid:72)(cid:85)(cid:72)(cid:71)(cid:3)
`Y first transistor being configured to switch on whensaid first supply voltage is powered
`(cid:71)(cid:82)(cid:90)(cid:81)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:86)(cid:90)(cid:76)(cid:87)(cid:70)(cid:75)(cid:3)(cid:82)(cid:73)(cid:73)(cid:3)(cid:90)(cid:75)(cid:72)(cid:81)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:3)(cid:86)(cid:88)(cid:83)(cid:83)(cid:79)(cid:92)(cid:3)(cid:89)(cid:82)(cid:79)(cid:87)(cid:68)(cid:74)(cid:72)(cid:3)(cid:76)(cid:86)(cid:3)(cid:83)(cid:82)(cid:90)(cid:72)(cid:85)(cid:72)(cid:71)(cid:3)(cid:82)(cid:81)(cid:30)
`down and to switch off whensaid first supply voltage is powered on;
`(cid:68)(cid:87)(cid:3)(cid:79)(cid:72)(cid:68)(cid:86)(cid:87)(cid:3)(cid:82)(cid:81)(cid:72)(cid:3)(cid:86)(cid:72)(cid:70)(cid:82)(cid:81)(cid:71)(cid:3)(cid:87)(cid:85)(cid:68)(cid:81)(cid:86)(cid:76)(cid:86)(cid:87)(cid:82)(cid:85)(cid:3)(cid:70)(cid:82)(cid:88)(cid:83)(cid:79)(cid:72)(cid:71)(cid:3)(cid:76)(cid:81)(cid:3)(cid:86)(cid:72)(cid:85)(cid:76)(cid:72)(cid:86)(cid:3)(cid:90)(cid:76)(cid:87)(cid:75)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:68)(cid:87)(cid:3)(cid:79)(cid:72)(cid:68)(cid:86)(cid:87)(cid:3)(cid:82)(cid:81)(cid:72)(cid:3)(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:3)(cid:87)(cid:85)(cid:68)(cid:81)(cid:86)(cid:76)(cid:86)(cid:87)(cid:82)(cid:85)(cid:3)
`at least one second transistor coupled in series with the at least one first transistor
`(cid:68)(cid:81)(cid:71)(cid:3)(cid:70)(cid:82)(cid:88)(cid:83)(cid:79)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:3)(cid:86)(cid:88)(cid:83)(cid:83)(cid:79)(cid:92)(cid:3)(cid:89)(cid:82)(cid:79)(cid:87)(cid:68)(cid:74)(cid:72)(cid:15)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:68)(cid:87)(cid:3)(cid:79)(cid:72)(cid:68)(cid:86)(cid:87)(cid:3)(cid:82)(cid:81)(cid:72)(cid:3)(cid:86)(cid:72)(cid:70)(cid:82)(cid:81)(cid:71)(cid:3)(cid:87)(cid:85)(cid:68)(cid:81)(cid:86)(cid:76)(cid:86)(cid:87)(cid:82)(cid:85)(cid:3)(cid:69)(cid:72)(cid:76)(cid:81)(cid:74)(cid:3)
`and coupled to said first supply voltage, the at least one second transistor being
`Y configured to switch on whensaid first supply voltage is powered on and to switchoff
`(cid:70)(cid:82)(cid:81)(cid:73)(cid:76)(cid:74)(cid:88)(cid:85)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:86)(cid:90)(cid:76)(cid:87)(cid:70)(cid:75)(cid:3)(cid:82)(cid:81)(cid:3)(cid:90)(cid:75)(cid:72)(cid:81)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:3)(cid:86)(cid:88)(cid:83)(cid:83)(cid:79)(cid:92)(cid:3)(cid:89)(cid:82)(cid:79)(cid:87)(cid:68)(cid:74)(cid:72)(cid:3)(cid:76)(cid:86)(cid:3)(cid:83)(cid:82)(cid:90)(cid:72)(cid:85)(cid:72)(cid:71)(cid:3)(cid:82)(cid:81)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:86)(cid:90)(cid:76)(cid:87)(cid:70)(cid:75)(cid:3)(cid:82)(cid:73)(cid:73)(cid:3)
`(cid:90)(cid:75)(cid:72)(cid:81)(cid:3)(cid:86)(cid:68)(cid:76)(cid:71)(cid:3)(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:3)(cid:86)(cid:88)(cid:83)(cid:83)(cid:79)(cid:92)(cid:3)(cid:89)(cid:82)(cid:79)(cid:87)(cid:68)(cid:74)(cid:72)(cid:3)(cid:76)(cid:86)(cid:3)(cid:83)(cid:82)(cid:90)(cid:72)(cid:85)(cid:72)(cid:71)(cid:3)(cid:71)(cid:82)(cid:90)(cid:81)(cid:30)
`whensaid first supply voltage is powered down;
`(cid:68)(cid:87)(cid:3)(cid:79)(cid:72)(cid:68)(cid:86)(cid:87)(cid:3)(cid:82)(cid:81)(cid:72)(cid:3)(cid:87)(cid:75)(cid:76)(cid:85)(cid:71)(cid:3)(cid:87)(cid:85)(cid:68)(cid:81)(cid:86)(cid:76)(cid:86)(cid:87)(cid:82)(cid:85)(cid:3)(cid:70)(cid:82)(cid:88)(cid:83)(cid:79)(cid:72)(cid:71)(cid:3)(cid:76)(cid:81)(cid:3)(cid:86)(cid:72)(cid:85)(cid:76)(cid:72)(cid:86)(cid:3)(cid:69)(cid:72)(cid:87)(cid:90)(cid:72)(cid:72)(cid:81)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:68)(cid:87)(cid:3)(cid:79)(cid:72)(cid:68)(cid:86)(cid:87)(cid:3)(cid:82)(cid:81)(cid:72)(cid:3)(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:3)(cid:87)(cid:85)(cid:68)(cid:81)(cid:86)(cid:76)(cid:86)(cid:87)(cid:82)(cid:85)(cid:3)
`at least one third transistor coupled in series between the at least one first transistor
`(cid:68)(cid:81)(cid:71)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:68)(cid:87)(cid:3)(cid:79)(cid:72)(cid:68)(cid:86)(cid:87)(cid:3)(cid:82)(cid:81