throbber
(cid:36)(cid:83)(cid:83)(cid:79)(cid:72)(cid:15)(cid:3)(cid:44)(cid:81)(cid:70)(cid:17)(cid:3)(cid:11)(cid:51)(cid:72)(cid:87)(cid:76)(cid:87)(cid:76)(cid:82)(cid:81)(cid:72)(cid:85)(cid:12)
`(cid:89)(cid:17)(cid:3)
`(cid:52)(cid:88)(cid:68)(cid:79)(cid:70)(cid:82)(cid:80)(cid:80)(cid:3)(cid:44)(cid:81)(cid:70)(cid:82)(cid:85)(cid:83)(cid:82)(cid:85)(cid:68)(cid:87)(cid:72)(cid:71)(cid:3)(cid:11)(cid:51)(cid:68)(cid:87)(cid:72)(cid:81)(cid:87)(cid:3)(cid:50)(cid:90)(cid:81)(cid:72)(cid:85)(cid:12)
`(cid:51)(cid:72)(cid:87)(cid:76)(cid:87)(cid:76)(cid:82)(cid:81)(cid:72)(cid:85)(cid:3)(cid:39)(cid:72)(cid:80)(cid:82)(cid:81)(cid:86)(cid:87)(cid:85)(cid:68)(cid:87)(cid:76)(cid:89)(cid:72)(cid:86)
`(cid:38)(cid:68)(cid:86)(cid:72)(cid:3)(cid:49)(cid:82)(cid:17)(cid:3)(cid:44)(cid:51)(cid:53)(cid:21)(cid:19)(cid:20)(cid:27)(cid:16)(cid:19)(cid:20)(cid:21)(cid:23)(cid:28)
`(cid:56)(cid:17)(cid:54)(cid:17)(cid:3)(cid:51)(cid:68)(cid:87)(cid:72)(cid:81)(cid:87)(cid:3)(cid:49)(cid:82)(cid:17)(cid:3)(cid:26)(cid:15)(cid:25)(cid:28)(cid:22)(cid:15)(cid:19)(cid:19)(cid:21)
`
`(cid:37)(cid:72)(cid:73)(cid:82)(cid:85)(cid:72)(cid:3)(cid:43)(cid:82)(cid:81)(cid:17)(cid:3)(cid:55)(cid:85)(cid:72)(cid:89)(cid:82)(cid:85)(cid:3)(cid:48)(cid:17)(cid:3)(cid:45)(cid:72)(cid:73)(cid:73)(cid:72)(cid:85)(cid:86)(cid:82)(cid:81)(cid:15)(cid:3)(cid:39)(cid:68)(cid:81)(cid:76)(cid:72)(cid:79)(cid:3)(cid:45)(cid:17)(cid:3)(cid:42)(cid:68)(cid:79)(cid:79)(cid:76)(cid:74)(cid:68)(cid:81)(cid:15)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:54)(cid:70)(cid:82)(cid:87)(cid:87)(cid:3)(cid:37)(cid:17)(cid:3)(cid:43)(cid:82)(cid:90)(cid:68)(cid:85)(cid:71)
`(cid:36)(cid:71)(cid:80)(cid:76)(cid:81)(cid:76)(cid:86)(cid:87)(cid:85)(cid:68)(cid:87)(cid:76)(cid:89)(cid:72)(cid:3)(cid:51)(cid:68)(cid:87)(cid:72)(cid:81)(cid:87)(cid:3)(cid:45)(cid:88)(cid:71)(cid:74)(cid:72)(cid:86)
`
`(cid:1005)
`
`Exhibit 1020
`Apple v. Qualcomm
`IPR2018-01249
`
`1
`
`

`

`(cid:44)(cid:86)(cid:86)(cid:88)(cid:72)(cid:86)
`
`Issues
`
`(cid:38)(cid:75)(cid:68)(cid:79)(cid:79)(cid:72)(cid:81)(cid:74)(cid:72)(cid:71)(cid:3)(cid:182)(cid:19)(cid:19)(cid:21)(cid:3)(cid:51)(cid:68)(cid:87)(cid:72)(cid:81)(cid:87)
`o Challenged ’002 Patent
`
`9 Issue 1: Whether Asano/Itoh Combination Teaches
`
`(cid:44)(cid:86)(cid:86)(cid:88)(cid:72)(cid:3)(cid:20)(cid:29)(cid:3)(cid:58)(cid:75)(cid:72)(cid:87)(cid:75)(cid:72)(cid:85)(cid:3)(cid:36)(cid:86)(cid:68)(cid:81)(cid:82)(cid:18)(cid:44)(cid:87)(cid:82)(cid:75)(cid:3)(cid:38)(cid:82)(cid:80)(cid:69)(cid:76)(cid:81)(cid:68)(cid:87)(cid:76)(cid:82)(cid:81)(cid:3)(cid:55)(cid:72)(cid:68)(cid:70)(cid:75)(cid:72)(cid:86)(cid:3)
`(cid:71)(cid:76)(cid:86)(cid:87)(cid:76)(cid:81)(cid:70)(cid:87)(cid:3)(cid:179)(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:180)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:179)(cid:86)(cid:72)(cid:70)(cid:82)(cid:81)(cid:71)(cid:3)(cid:79)(cid:82)(cid:74)(cid:76)(cid:70)(cid:180)
`distinct “first” and “second logic”
`
`o Issue 2: Whether Patent Owner’s Construction of
`
`(cid:44)(cid:86)(cid:86)(cid:88)(cid:72)(cid:3)(cid:21)(cid:29)(cid:3)(cid:58)(cid:75)(cid:72)(cid:87)(cid:75)(cid:72)(cid:85)(cid:3)(cid:51)(cid:68)(cid:87)(cid:72)(cid:81)(cid:87)(cid:3)(cid:50)(cid:90)(cid:81)(cid:72)(cid:85)(cid:182)(cid:86)(cid:3)(cid:38)(cid:82)(cid:81)(cid:86)(cid:87)(cid:85)(cid:88)(cid:70)(cid:87)(cid:76)(cid:82)(cid:81)(cid:3)(cid:82)(cid:73)(cid:3)
`(cid:179)(cid:38)(cid:79)(cid:82)(cid:70)(cid:78)(cid:3)(cid:54)(cid:76)(cid:74)(cid:81)(cid:68)(cid:79)(cid:180)(cid:3)(cid:76)(cid:86)(cid:3)(cid:44)(cid:80)(cid:83)(cid:85)(cid:82)(cid:83)(cid:72)(cid:85)
`“Clock Signal” is Improper
`
`9 Issue 3: Whether Sato Renders the ’002 Patent
`
`(cid:44)(cid:86)(cid:86)(cid:88)(cid:72)(cid:3)(cid:22)(cid:29)(cid:3)(cid:58)(cid:75)(cid:72)(cid:87)(cid:75)(cid:72)(cid:85)(cid:3)(cid:54)(cid:68)(cid:87)(cid:82)(cid:3)(cid:53)(cid:72)(cid:81)(cid:71)(cid:72)(cid:85)(cid:86)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:182)(cid:19)(cid:19)(cid:21)(cid:3)(cid:51)(cid:68)(cid:87)(cid:72)(cid:81)(cid:87)(cid:3)
`(cid:38)(cid:79)(cid:68)(cid:76)(cid:80)(cid:86)(cid:3)(cid:50)(cid:69)(cid:89)(cid:76)(cid:82)(cid:88)(cid:86)
`
`Claims Obvious
`
`FHSH.
`
`(cid:21)
`
`2
`
`

`

`Challenged ’002 Patent
`
`(cid:38)(cid:75)(cid:68)(cid:79)(cid:79)(cid:72)(cid:81)(cid:74)(cid:72)(cid:71)(cid:3)(cid:182)(cid:19)(cid:19)(cid:21)(cid:3)(cid:51)(cid:68)(cid:87)(cid:72)(cid:81)(cid:87)
`
`FISH.
`
`(cid:1007)
`
`(cid:22)
`3
`
`3
`
`

`

`(cid:182)(cid:19)(cid:19)(cid:21)(cid:3)(cid:50)(cid:89)(cid:72)(cid:85)(cid:89)(cid:76)(cid:72)(cid:90)
`
`’002 Overview
`
`(cid:135) (cid:56)(cid:17)(cid:54)(cid:17)(cid:3)(cid:51)(cid:68)(cid:87)(cid:72)(cid:81)(cid:87)(cid:3)(cid:49)(cid:82)(cid:17)(cid:3)(cid:26)(cid:15)(cid:25)(cid:28)(cid:22)(cid:15)(cid:19)(cid:19)(cid:21) (cid:11)(cid:179)(cid:87)(cid:75)(cid:72)(cid:3)(cid:182)(cid:19)(cid:19)(cid:21)(cid:3)
`U.S. Patent No. 7,693,002 (“the ’002
`(cid:83)(cid:68)(cid:87)(cid:72)(cid:81)(cid:87)(cid:180)(cid:12)(cid:3)(cid:76)(cid:81)(cid:70)(cid:79)(cid:88)(cid:71)(cid:72)(cid:86)(cid:3)(cid:22)(cid:27)(cid:3)(cid:70)(cid:79)(cid:68)(cid:76)(cid:80)(cid:86)(cid:15)(cid:3)(cid:82)(cid:73)(cid:3)(cid:90)(cid:75)(cid:76)(cid:70)(cid:75)(cid:3)
`patent”) includes 38 claims, of which
`(cid:70)(cid:79)(cid:68)(cid:76)(cid:80)(cid:86)(cid:3)(cid:20)(cid:15)(cid:3)(cid:26)(cid:15)(cid:3)(cid:20)(cid:20)(cid:15)(cid:3)(cid:20)(cid:26)(cid:15)(cid:3)(cid:21)(cid:20)(cid:15)(cid:3)(cid:21)(cid:22)(cid:15)(cid:3)(cid:21)(cid:23)(cid:15)(cid:3)(cid:21)(cid:24)(cid:15)(cid:3)(cid:21)(cid:25)(cid:15)(cid:3)
`claims 1, 7, 11, 17, 21, 23, 24, 25, 26,
`(cid:21)(cid:26)(cid:15)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:21)(cid:28)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:76)(cid:81)(cid:71)(cid:72)(cid:83)(cid:72)(cid:81)(cid:71)(cid:72)(cid:81)(cid:87)(cid:17)(cid:3)
`27, and 29 are independent.
`
`The ’002 Patent’s claims are directed
`
`(cid:135) (cid:55)(cid:75)(cid:72)(cid:3)(cid:182)(cid:19)(cid:19)(cid:21)(cid:3)(cid:51)(cid:68)(cid:87)(cid:72)(cid:81)(cid:87)(cid:182)(cid:86)(cid:3)(cid:70)(cid:79)(cid:68)(cid:76)(cid:80)(cid:86)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:71)(cid:76)(cid:85)(cid:72)(cid:70)(cid:87)(cid:72)(cid:71)(cid:3)
`(cid:87)(cid:82)(cid:90)(cid:68)(cid:85)(cid:71)(cid:15)(cid:3)(cid:72)(cid:17)(cid:74)(cid:17)(cid:15)(cid:3)(cid:179)(cid:71)(cid:92)(cid:81)(cid:68)(cid:80)(cid:76)(cid:70)(cid:3)(cid:90)(cid:82)(cid:85)(cid:71)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:71)(cid:85)(cid:76)(cid:89)(cid:72)(cid:85)(cid:86)(cid:3)
`toward, e.g., “dynamic wordline drivers
`(cid:68)(cid:81)(cid:71)(cid:3)(cid:71)(cid:72)(cid:70)(cid:82)(cid:71)(cid:72)(cid:85)(cid:86)(cid:3)(cid:73)(cid:82)(cid:85)(cid:3)(cid:80)(cid:72)(cid:80)(cid:82)(cid:85)(cid:92)(cid:3)(cid:68)(cid:85)(cid:85)(cid:68)(cid:92)(cid:86)(cid:180)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)
`and decoders for memory arrays” and
`(cid:179)(cid:62)(cid:68)(cid:64)(cid:3)(cid:80)(cid:72)(cid:87)(cid:75)(cid:82)(cid:71)(cid:3)(cid:82)(cid:73)(cid:3)(cid:86)(cid:72)(cid:79)(cid:72)(cid:70)(cid:87)(cid:76)(cid:81)(cid:74)(cid:3)(cid:68)(cid:3)(cid:83)(cid:68)(cid:85)(cid:87)(cid:76)(cid:70)(cid:88)(cid:79)(cid:68)(cid:85)(cid:3)
`“[a] method of selecting a particular
`(cid:90)(cid:82)(cid:85)(cid:71)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:82)(cid:73)(cid:3)(cid:68)(cid:3)(cid:80)(cid:72)(cid:80)(cid:82)(cid:85)(cid:92)(cid:3)(cid:68)(cid:85)(cid:85)(cid:68)(cid:92)(cid:17)(cid:180)(cid:3)
`wordline of a memory array.”
`
`(cid:135)
`
`(cid:44)(cid:51)(cid:53)(cid:21)(cid:19)(cid:20)(cid:27)(cid:16)(cid:19)(cid:20)(cid:21)(cid:23)(cid:28)(cid:3)(cid:70)(cid:75)(cid:68)(cid:79)(cid:79)(cid:72)(cid:81)(cid:74)(cid:72)(cid:86)(cid:3)(cid:70)(cid:79)(cid:68)(cid:76)(cid:80)(cid:86)(cid:3)(cid:20)(cid:16)(cid:21)(cid:27)(cid:3)
`lPR2018—01249 challenges claims 1-28
`(cid:68)(cid:81)(cid:71)(cid:3)(cid:22)(cid:20)(cid:16)(cid:22)(cid:26)(cid:3)(cid:82)(cid:73)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:182)(cid:19)(cid:19)(cid:21)(cid:3)(cid:83)(cid:68)(cid:87)(cid:72)(cid:81)(cid:87)(cid:3)(cid:88)(cid:81)(cid:71)(cid:72)(cid:85)(cid:3)(cid:22)(cid:24)(cid:3)
`and 31-37 of the ’002 patent under 35
`(cid:56)(cid:17)(cid:54)(cid:17)(cid:38)(cid:17)(cid:3)(cid:134) (cid:20)(cid:19)(cid:22)(cid:3)(cid:76)(cid:81)(cid:3)(cid:87)(cid:90)(cid:82)(cid:3)(cid:76)(cid:81)(cid:71)(cid:72)(cid:83)(cid:72)(cid:81)(cid:71)(cid:72)(cid:81)(cid:87)(cid:3)
`U.S.C. § 103 in two independent
`(cid:74)(cid:85)(cid:82)(cid:88)(cid:81)(cid:71)(cid:86)(cid:17)
`grounds.
`
`’002 Patent (APPLE-1001), 128-9, 10265-1629: Petition, 1-2, 7-8.
`(cid:182)(cid:19)(cid:19)(cid:21)(cid:3)(cid:51)(cid:68)(cid:87)(cid:72)(cid:81)(cid:87)(cid:3)(cid:11)(cid:36)(cid:51)(cid:51)(cid:47)(cid:40)(cid:16)(cid:20)(cid:19)(cid:19)(cid:20)(cid:12)(cid:15)(cid:3)(cid:20)(cid:29)(cid:27)(cid:16)(cid:28)(cid:15)(cid:3)(cid:20)(cid:19)(cid:29)(cid:25)(cid:24)(cid:16)(cid:20)(cid:25)(cid:29)(cid:28)(cid:30)(cid:3)(cid:51)(cid:72)(cid:87)(cid:76)(cid:87)(cid:76)(cid:82)(cid:81)(cid:15)(cid:3)(cid:20)(cid:16)(cid:21)(cid:15)(cid:3)(cid:26)(cid:16)(cid:27)(cid:17)(cid:3)
`
`100\'
`
`120
`
`FartiallyDeoodeA _.
`
`Addressm}
`
`.
`
`.
`
`._
`
`
`
`[132 {102
`
`
`
`MEMORY
`
`'
`
`"
`
`’
`
`C(
`
`—130
`
`
`ARRAY
`
`o
`
`
`1EE-\'
`Groupoi
`Wordline
`
`
`Driver
`{WL<60:633}
`.
`_
`Partially Decoded
`'
`Address{15]
`122)
`Conditional clock
`
`
`
`/,._ “CH-«3:09
`110
`generalor
`2l04
`Decoder
`
`112
`
`116
`
`118
`
`Address<5223
`
`Address<1 :0>
`
`Clock
`
`FISH.
`
`’002 Patent (APPLE-1001), FIG. 1.
`(cid:182)(cid:19)(cid:19)(cid:21)(cid:3)(cid:51)(cid:68)(cid:87)(cid:72)(cid:81)(cid:87)(cid:3)(cid:11)(cid:36)(cid:51)(cid:51)(cid:47)(cid:40)(cid:16)(cid:20)(cid:19)(cid:19)(cid:20)(cid:12)(cid:15)(cid:3)(cid:41)(cid:44)(cid:42)(cid:17)(cid:3)(cid:20)(cid:17)(cid:3)
`
`(cid:23)
`
`4
`
`

`

`(cid:182)(cid:19)(cid:19)(cid:21)(cid:3)(cid:51)(cid:68)(cid:87)(cid:72)(cid:81)(cid:87)(cid:3)(cid:41)(cid:76)(cid:74)(cid:17)(cid:3)(cid:20)
`’002 Patent Fig. 1
`
`
`
`120
`
`Partially Deooda)
`
`Address {0)
`
`
`
`Partially Decoded _
`Address (15]
`122
`
`_
`
`
`
`
`1CE-\
`Group of w:
`
`Wordline ML”.
`WL<B >
`Driver
`{WL<60:63>} we}:
`134/
`
`Condiiional clock
`
`ARRAY
` MEMORY
`
`[1"— “CH-«3:09
`ganeralor
`
`
`
`
`L118
`
`Address<1:0>
`
`Clock
`
`Address<522>
`
`FISH.
`
`I}.
`
`Would a person of ordinary ski II
`
`in the art
`
`have understood that the 2 to 4 decoder
`
`labeled 112
`
`and the conditional clock generator
`
`labeled 110 were
`
`separate and distinct circuits in the '002 patent?
`
`PUSA—
`
`— functionally.
`
`to
`
`produce the final wordl ine driving function into the
`
`memory' array.
`
`— and I don't believe a
`
`Pedram Depo. (APPLE—1019), 50:4—18; Pet. Reply, 22.
`(cid:51)(cid:72)(cid:71)(cid:85)(cid:68)(cid:80) (cid:39)(cid:72)(cid:83)(cid:82)(cid:17)(cid:3)(cid:11)(cid:36)(cid:51)(cid:51)(cid:47)(cid:40)(cid:16)(cid:20)(cid:19)(cid:20)(cid:28)(cid:12)(cid:15)(cid:3)(cid:24)(cid:19)(cid:29)(cid:23)(cid:16)(cid:20)(cid:27)(cid:30)(cid:3)(cid:51)(cid:72)(cid:87)(cid:17)(cid:3)(cid:53)(cid:72)(cid:83)(cid:79)(cid:92)(cid:15)(cid:3)(cid:21)(cid:21)(cid:17)
`
`(cid:24)
`
`5
`
`

`

`“second logic”
`
`(cid:44)(cid:86)(cid:86)(cid:88)(cid:72)(cid:3)(cid:20)(cid:29)(cid:3)(cid:58)(cid:75)(cid:72)(cid:87)(cid:75)(cid:72)(cid:85)(cid:3)(cid:36)(cid:86)(cid:68)(cid:81)(cid:82)(cid:18)(cid:44)(cid:87)(cid:82)(cid:75)(cid:3)
`(cid:38)(cid:82)(cid:80)(cid:69)(cid:76)(cid:81)(cid:68)(cid:87)(cid:76)(cid:82)(cid:81)(cid:3)(cid:55)(cid:72)(cid:68)(cid:70)(cid:75)(cid:72)(cid:86)(cid:3)(cid:71)(cid:76)(cid:86)(cid:87)(cid:76)(cid:81)(cid:70)(cid:87)(cid:3)(cid:179)(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:180)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)
`(cid:179)(cid:86)(cid:72)(cid:70)(cid:82)(cid:81)(cid:71)(cid:3)(cid:79)(cid:82)(cid:74)(cid:76)(cid:70)(cid:180)
`
`Issue 1: Whether Asano/Itoh
`
`Combination Teaches distinct “first” and
`
`FISH.
`
`(cid:1010)
`
`(cid:25)
`6
`
`6
`
`

`

`(cid:182)(cid:19)(cid:19)(cid:21)(cid:3)(cid:51)(cid:68)(cid:87)(cid:72)(cid:81)(cid:87)(cid:29)(cid:3)(cid:38)(cid:79)(cid:68)(cid:76)(cid:80)(cid:3)(cid:20)
`
`’002 Patent: Claim 1
`
`’002 Patent
`
`(cid:182)(cid:19)(cid:19)(cid:21)(cid:3)(cid:51)(cid:68)(cid:87)(cid:72)(cid:81)(cid:87)
`1. A circttit device comprising:
`first logic to receive a clock signal and a first portion of a
`mentor}.r address of a memory array. tlte first logic to
`
`decode the [irst portion of the memory address and to
`applyr the clock signal to a selected clock output of a
`plurality of clock outputs associated with a selected
`group ot‘a plurality of WOI‘dHflB drivers that are associ—
`ated with the memory array; and
`second logic to decode a second portion of the memory
`address, the second logic to selectively activate a par-
`ticular wordline driver of the selected group of wordline
`drivers according to the second portion of the memory
`address.
`
`APPLE—1001, 10:65-11:10.
`(cid:36)(cid:51)(cid:51)(cid:47)(cid:40)(cid:16)(cid:20)(cid:19)(cid:19)(cid:20)(cid:15)(cid:3)(cid:20)(cid:19)(cid:29)(cid:25)(cid:24)(cid:16)(cid:20)(cid:20)(cid:29)(cid:20)(cid:19)(cid:17)
`
`FISH.
`
`(cid:26)
`
`7
`
`

`

`(cid:44)(cid:86)(cid:86)(cid:88)(cid:72)(cid:3)(cid:20)(cid:29)(cid:3)(cid:36)(cid:86)(cid:68)(cid:81)(cid:82)(cid:18)(cid:44)(cid:87)(cid:82)(cid:75)(cid:3)(cid:55)(cid:72)(cid:68)(cid:70)(cid:75)(cid:3)(cid:179)(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:3)(cid:79)(cid:82)(cid:74)(cid:76)(cid:70)(cid:180)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:179)(cid:86)(cid:72)(cid:70)(cid:82)(cid:81)(cid:71)(cid:3)(cid:79)(cid:82)(cid:74)(cid:76)(cid:70)(cid:180)
`Issue 1: Asano/ltoh Teach “first logic” and “second logic”
`
`(cid:36)(cid:86)(cid:68)(cid:81)(cid:82)(cid:182)(cid:86)(cid:3)(cid:58)(cid:82)(cid:85)(cid:71)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:36)(cid:71)(cid:71)(cid:85)(cid:72)(cid:86)(cid:86)(cid:3)(cid:39)(cid:72)(cid:70)(cid:82)(cid:71)(cid:72)(cid:85)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:39)(cid:85)(cid:76)(cid:89)(cid:72)(cid:85)
`
`Asano’s Wordline Address Decoder and Driver
`
`_ _ _ jegrfi Iflgic
`
`31 WL DRIVER 5
`
`First Logic
`
`Group of
`WL Drivers
`
`WLENABLE 2st —'
`
`FISH.
`
`Asano, FIG. 2 (annotated); Petition, 33—35.
`(cid:36)(cid:86)(cid:68)(cid:81)(cid:82)(cid:15)(cid:3)(cid:41)(cid:44)(cid:42)(cid:17)(cid:3)(cid:21)(cid:3)(cid:11)(cid:68)(cid:81)(cid:81)(cid:82)(cid:87)(cid:68)(cid:87)(cid:72)(cid:71)(cid:12)(cid:30)(cid:3)(cid:51)(cid:72)(cid:87)(cid:76)(cid:87)(cid:76)(cid:82)(cid:81)(cid:15)(cid:3)(cid:22)(cid:22)(cid:16)(cid:22)(cid:24)(cid:17)
`
`(cid:27)
`
`8
`
`

`

`(cid:44)(cid:86)(cid:86)(cid:88)(cid:72)(cid:3)(cid:20)(cid:29)(cid:3)(cid:36)(cid:86)(cid:68)(cid:81)(cid:82)(cid:18)(cid:44)(cid:87)(cid:82)(cid:75)(cid:3)(cid:55)(cid:72)(cid:68)(cid:70)(cid:75)(cid:3)(cid:179)(cid:73)(cid:76)(cid:85)(cid:86)(cid:87)(cid:3)(cid:79)(cid:82)(cid:74)(cid:76)(cid:70)(cid:180)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:179)(cid:86)(cid:72)(cid:70)(cid:82)(cid:81)(cid:71)(cid:3)(cid:79)(cid:82)(cid:74)(cid:76)(cid:70)(cid:180)
`Issue 1: Asano/ltoh Teach “first logic” and “second logic”
`
`(cid:36)(cid:86)(cid:68)(cid:81)(cid:82)(cid:3)(cid:71)(cid:76)(cid:86)(cid:70)(cid:79)(cid:82)(cid:86)(cid:72)(cid:86)(cid:3)(cid:68)(cid:3)(cid:83)(cid:85)(cid:72)(cid:71)(cid:72)(cid:70)(cid:82)(cid:71)(cid:72)(cid:85)(cid:3)(cid:21)(cid:19)(cid:21)(cid:3)(cid:87)(cid:75)(cid:68)(cid:87)(cid:3)(cid:71)(cid:72)(cid:70)(cid:82)(cid:71)(cid:72)(cid:86)(cid:3)(cid:87)(cid:75)(cid:85)(cid:72)(cid:72)(cid:3)(cid:86)(cid:72)(cid:83)(cid:68)(cid:85)(cid:68)(cid:87)(cid:72)(cid:3)
`Asano discloses a predecoder 202 that decodes three separate
`(cid:83)(cid:82)(cid:85)(cid:87)(cid:76)(cid:82)(cid:81)(cid:86)(cid:3)(cid:82)(cid:73)(cid:3)(cid:68)(cid:3)(cid:25)(cid:16)(cid:69)(cid:76)(cid:87)(cid:3)(cid:68)(cid:71)(cid:71)(cid:85)(cid:72)(cid:86)(cid:86)(cid:3)(cid:21)(cid:20)(cid:25)(cid:3)(cid:87)(cid:82)(cid:3)(cid:71)(cid:72)(cid:85)(cid:76)(cid:89)(cid:72)(cid:3)(cid:87)(cid:75)(cid:85)(cid:72)(cid:72)(cid:3)(cid:71)(cid:76)(cid:86)(cid:87)(cid:76)(cid:81)(cid:70)(cid:87)(cid:3)(cid:82)(cid:88)(cid:87)(cid:83)(cid:88)(cid:87)(cid:3)(cid:86)(cid:76)(cid:74)(cid:81)(cid:68)(cid:79)(cid:86)(cid:29)
`portions of a 6-bit address 216 to derive three distinct output signals:
`
`_ _ _ _5econd ngi; _ _ _
`
`: $ I
`
`IMEM
`
`(cid:135)
`-
`(cid:135)
`-
`(cid:135)
`-
`
`(cid:68)(cid:3)(cid:90)(cid:82)(cid:85)(cid:71)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:72)(cid:81)(cid:68)(cid:69)(cid:79)(cid:72)(cid:3)(cid:86)(cid:76)(cid:74)(cid:81)(cid:68)(cid:79)(cid:3)(cid:11)(cid:58)(cid:47)(cid:3)(cid:72)(cid:81)(cid:68)(cid:69)(cid:79)(cid:72)(cid:12)
`a wordline enable signal (WL enable)
`(cid:68)(cid:81)(cid:3)(cid:59)(cid:3)(cid:90)(cid:82)(cid:85)(cid:71)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:86)(cid:72)(cid:79)(cid:72)(cid:70)(cid:87)(cid:3)(cid:86)(cid:76)(cid:74)(cid:81)(cid:68)(cid:79)(cid:15)(cid:3)(cid:68)(cid:81)(cid:71)
`an X wordline select signal, and
`(cid:68)(cid:3)(cid:60)(cid:3)(cid:90)(cid:82)(cid:85)(cid:71)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:86)(cid:72)(cid:79)(cid:72)(cid:70)(cid:87)(cid:3)(cid:86)(cid:76)(cid:74)(cid:81)(cid:68)(cid:79)(cid:17)
`a Y wordline select signal.
`Petition, 33, 3641; Dr. Horst (APPLE—1003), para. 111, 115; Asano, [0016], [0019].
`(cid:51)(cid:72)(cid:87)(cid:76)(cid:87)(cid:76)(cid:82)(cid:81)(cid:15)(cid:3)(cid:22)(cid:22)(cid:15)(cid:3)(cid:22)(cid:25)(cid:16)(cid:23)(cid:20)(cid:30)(cid:3)(cid:39)(cid:85)(cid:17)(cid:3)(cid:43)(cid:82)(cid:85)(cid:86)(cid:87)(cid:3)(cid:11)(cid:36)(cid:51)(cid:51)(cid:47)(cid:40)(cid:16)(cid:20)(cid:19)(cid:19)(cid:22)(cid:12)(cid:15)(cid:3)(cid:83)(cid:68)(cid:85)(cid:68)(cid:17)(cid:3)(cid:20)(cid:20)(cid:20)(cid:15)(cid:3)(cid:20)(cid:20)(cid:24)(cid:30)(cid:3)(cid:36)(cid:86)(cid:68)(cid:81)(cid:82)(cid:15)(cid:3)(cid:62)(cid:19)(cid:19)(cid:20)(cid:25)(cid:64)(cid:15)(cid:3)(cid:62)(cid:19)(cid:19)(cid:20)(cid:28)(cid:64)(cid:17)
`
`
`
`
`
`[0016] To begin the access cycle for the memory 200. an
`address is first received in step 302 at the predecoder 202
`through a first conlnumication channel 216. Typically. the
`address is 6 bits long, and from those 6 hits, the predecoder
`derives a wordline enable signal and two wordline select
`signals in step 304. an X wordline select signal and a Y
`wordline select signal. The X wordline select signal is 8 bits
`long and is output to the final decoder 204 through a second
`commtmication channel 218. The Y wordline select signal is
`output to the final decoder 204 through a third communica-
`tion channel 220 and is 4 bits long.
`
`
`
`Asano, [0016]; Petition, 33, 36.
`(cid:36)(cid:86)(cid:68)(cid:81)(cid:82)(cid:15)(cid:3)(cid:62)(cid:19)(cid:19)(cid:20)(cid:25)(cid:64)(cid:30)(cid:3)(cid:51)(cid:72)(cid:87)(cid:76)(cid:87)(cid:76)(cid:82)(cid:81)(cid:15)(cid:3)(cid:22)(cid:22)(cid:15)(cid:3)(cid:22)(cid:25)(cid:17)
`
`(cid:28)
`
`9
`
`

`

`(cid:36)(cid:86)(cid:68)(cid:81)(cid:82)(cid:3)(cid:39)(cid:72)(cid:70)(cid:82)(cid:71)(cid:72)(cid:86)(cid:3)(cid:24)(cid:16)(cid:69)(cid:76)(cid:87)(cid:86)(cid:3)(cid:87)(cid:82)(cid:3)(cid:83)(cid:85)(cid:82)(cid:71)(cid:88)(cid:70)(cid:72)(cid:3)(cid:90)(cid:82)(cid:85)(cid:71)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:86)(cid:72)(cid:79)(cid:72)(cid:70)(cid:87)(cid:3)(cid:86)(cid:76)(cid:74)(cid:81)(cid:68)(cid:79)(cid:86)
`Asano Decodes 5-bits to produce wordline select signals
`
`(cid:39)(cid:85)(cid:17)(cid:3)(cid:43)(cid:82)(cid:85)(cid:86)(cid:87)(cid:3)(cid:40)(cid:91)(cid:83)(cid:79)(cid:68)(cid:76)(cid:81)(cid:86)
`Dr. Horst Explains
`(cid:179)(cid:41)(cid:85)(cid:82)(cid:80)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:71)(cid:72)(cid:86)(cid:70)(cid:85)(cid:76)(cid:83)(cid:87)(cid:76)(cid:82)(cid:81)(cid:3)(cid:62)(cid:69)(cid:72)(cid:79)(cid:82)(cid:90)(cid:64)(cid:15)(cid:3)(cid:68)(cid:3)(cid:51)(cid:50)(cid:54)(cid:44)(cid:55)(cid:36)(cid:3)(cid:90)(cid:82)(cid:88)(cid:79)(cid:71)(cid:3)(cid:75)(cid:68)(cid:89)(cid:72)(cid:3)(cid:88)(cid:81)(cid:71)(cid:72)(cid:85)(cid:86)(cid:87)(cid:82)(cid:82)(cid:71)(cid:3)(cid:87)(cid:75)(cid:68)(cid:87)(cid:3)(cid:171)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:59)(cid:3)
`“From the description [below], a POSITA would have understood that
`the X
`(cid:90)(cid:82)(cid:85)(cid:71)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:86)(cid:72)(cid:79)(cid:72)(cid:70)(cid:87)(cid:3)(cid:86)(cid:76)(cid:74)(cid:81)(cid:68)(cid:79)(cid:3)(cid:171)(cid:3)(cid:90)(cid:82)(cid:88)(cid:79)(cid:71)(cid:3)(cid:70)(cid:82)(cid:80)(cid:72)(cid:3)(cid:73)(cid:85)(cid:82)(cid:80)(cid:3)(cid:71)(cid:72)(cid:70)(cid:82)(cid:71)(cid:76)(cid:81)(cid:74)(cid:3)(cid:87)(cid:75)(cid:85)(cid:72)(cid:72)(cid:3)(cid:69)(cid:76)(cid:87)(cid:86)(cid:3)(cid:82)(cid:73)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:68)(cid:71)(cid:71)(cid:85)(cid:72)(cid:86)(cid:86)(cid:3)
`wordline select signal
`would come from decoding three bits of the address
`(cid:73)(cid:76)(cid:72)(cid:79)(cid:71)(cid:3)(cid:11)(cid:72)(cid:17)(cid:74)(cid:17)(cid:15)(cid:3)(cid:69)(cid:76)(cid:87)(cid:86)(cid:3)(cid:23)(cid:29)(cid:21)(cid:12)(cid:3)(cid:90)(cid:76)(cid:87)(cid:75)(cid:3)(cid:68)(cid:3)(cid:22)(cid:16)(cid:87)(cid:82)(cid:16)(cid:27)(cid:3)(cid:71)(cid:72)(cid:70)(cid:82)(cid:71)(cid:72)(cid:85)(cid:180)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:179)(cid:87)(cid:75)(cid:72)(cid:3)(cid:60)(cid:3)(cid:90)(cid:82)(cid:85)(cid:71)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:86)(cid:72)(cid:79)(cid:72)(cid:70)(cid:87)(cid:3)(cid:86)(cid:76)(cid:74)(cid:81)(cid:68)(cid:79)(cid:3)
`field (e.g., bits 4:2) with a 3-to-8 decoder” and “the Y wordline select signal
`(cid:171)(cid:3)(cid:90)(cid:82)(cid:88)(cid:79)(cid:71)(cid:3)(cid:70)(cid:82)(cid:80)(cid:72)(cid:3)(cid:73)(cid:85)(cid:82)(cid:80)(cid:3)(cid:68)(cid:3)(cid:21)(cid:16)(cid:87)(cid:82)(cid:16)(cid:23)(cid:3)(cid:71)(cid:72)(cid:70)(cid:82)(cid:71)(cid:72)(cid:85)(cid:3)(cid:70)(cid:82)(cid:81)(cid:81)(cid:72)(cid:70)(cid:87)(cid:72)(cid:71)(cid:3)(cid:87)(cid:82)(cid:3)(cid:87)(cid:90)(cid:82)(cid:3)(cid:68)(cid:71)(cid:71)(cid:85)(cid:72)(cid:86)(cid:86)(cid:3)(cid:69)(cid:76)(cid:87)(cid:86)(cid:3)(cid:11)(cid:72)(cid:17)(cid:74)(cid:17)(cid:15)(cid:3)(cid:69)(cid:76)(cid:87)(cid:86)(cid:3)
`would come from a 2-to-4 decoder connected to two address bits (e.g., bits
`(cid:20)(cid:29)(cid:19)(cid:12)(cid:3)(cid:171)(cid:180)
`(cid:39)(cid:85)(cid:17)(cid:3)(cid:43)(cid:82)(cid:85)(cid:86)(cid:87)(cid:3)(cid:11)(cid:36)(cid:51)(cid:51)(cid:47)(cid:40)(cid:16)(cid:20)(cid:19)(cid:19)(cid:22)(cid:12)(cid:15)(cid:3)(cid:83)(cid:68)(cid:85)(cid:68)(cid:17)(cid:3)(cid:20)(cid:20)(cid:20)(cid:30)(cid:3)(cid:51)(cid:72)(cid:87)(cid:76)(cid:87)(cid:76)(cid:82)(cid:81)(cid:15)(cid:3)(cid:22)(cid:25)(cid:15)(cid:3)(cid:22)(cid:28)(cid:16)(cid:23)(cid:19)(cid:17)
`1.0) .
`.
`. ”
`Dr. Horst (APPLE-1003). para. 111; Petition. 36. 39-40.
`
`Petition. 33. 36-39.
`(cid:51)(cid:72)(cid:87)(cid:76)(cid:87)(cid:76)(cid:82)(cid:81)(cid:15)(cid:3)(cid:22)(cid:22)(cid:15)(cid:3)(cid:22)(cid:25)(cid:16)(cid:22)(cid:28)(cid:17)
`
`[0016] To begin the access cycle for the memory 200. an
`address is first received in step 302 at the predecoder 202
`through a first conununication channel 216. Typically. the
`address is 6 hits long. and from those 6 hits. the predecoder
`derives a wordline enable signal and two wordline select
`signals in step 304. an X wordline select signal and a Y
`wordline select signal. The X wordline select signal is 8 bits
`long and is output to the final decoder 204 through a second
`communication channel 218. The Y wordline select signal is
`output to the final decoder 204 through a third eonmtunica-
`tion channel 220 and is 4 bits long.
`Asano. [0016]; Petition. 33. 36.
`(cid:36)(cid:86)(cid:68)(cid:81)(cid:82)(cid:15)(cid:3)(cid:62)(cid:19)(cid:19)(cid:20)(cid:25)(cid:64)(cid:30)(cid:3)(cid:51)(cid:72)(cid:87)(cid:76)(cid:87)(cid:76)(cid:82)(cid:81)(cid:15)(cid:3)(cid:22)(cid:22)(cid:15)(cid:3)(cid:22)(cid:25)(cid:17)
`
`FISH.
`
`(cid:20)(cid:19)
`1°
`
`10
`
`10
`
`

`

`(cid:36)(cid:86)(cid:68)(cid:81)(cid:82)(cid:182)(cid:86)(cid:3)(cid:39)(cid:72)(cid:70)(cid:82)(cid:71)(cid:72)(cid:86)(cid:3)(cid:20)(cid:16)(cid:69)(cid:76)(cid:87)(cid:3)(cid:87)(cid:82)(cid:3)(cid:83)(cid:85)(cid:82)(cid:71)(cid:88)(cid:70)(cid:72)(cid:3)(cid:87)(cid:90)(cid:82)(cid:3)(cid:47)(cid:38)(cid:37)(cid:3)(cid:86)(cid:72)(cid:79)(cid:72)(cid:70)(cid:87)(cid:76)(cid:82)(cid:81)(cid:3)(cid:86)(cid:76)(cid:74)(cid:81)(cid:68)(cid:79)(cid:86)
`Asano’s Decodes 1-bit to produce two LCB selection signals
`
`(cid:39)(cid:85)(cid:17)(cid:3)(cid:43)(cid:82)(cid:85)(cid:86)(cid:87)(cid:3)(cid:40)(cid:91)(cid:83)(cid:79)(cid:68)(cid:76)(cid:81)(cid:86)
`Dr. Horst Explains
`(cid:179)(cid:55)(cid:75)(cid:76)(cid:86)(cid:3)(cid:181)(cid:80)(cid:82)(cid:86)(cid:87)(cid:3)(cid:86)(cid:76)(cid:74)(cid:81)(cid:76)(cid:73)(cid:76)(cid:70)(cid:68)(cid:81)(cid:87)(cid:3)(cid:69)(cid:76)(cid:87)(cid:182)(cid:3)(cid:82)(cid:73)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:80)(cid:72)(cid:80)(cid:82)(cid:85)(cid:92)(cid:3)(cid:68)(cid:71)(cid:71)(cid:85)(cid:72)(cid:86)(cid:86)(cid:3)(cid:17)(cid:3)(cid:17)(cid:3)(cid:17)(cid:3)(cid:86)(cid:72)(cid:79)(cid:72)(cid:70)(cid:87)(cid:86)(cid:3)(cid:82)(cid:81)(cid:72)(cid:3)(cid:47)(cid:38)(cid:37)(cid:3)(cid:90)(cid:75)(cid:72)(cid:81)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)
`“This ‘most significant bit’ of the memory address .
`.
`. selects one LCB when the
`(cid:69)(cid:76)(cid:87)(cid:3)(cid:76)(cid:86)(cid:3)(cid:79)(cid:82)(cid:90)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:82)(cid:87)(cid:75)(cid:72)(cid:85)(cid:3)(cid:47)(cid:38)(cid:37)(cid:3)(cid:90)(cid:75)(cid:72)(cid:81)(cid:3)(cid:76)(cid:87)(cid:3)(cid:76)(cid:86)(cid:3)(cid:75)(cid:76)(cid:74)(cid:75)(cid:17)(cid:3)(cid:3)(cid:39)(cid:85)(cid:76)(cid:89)(cid:76)(cid:81)(cid:74)(cid:3)(cid:82)(cid:81)(cid:72)(cid:3)(cid:82)(cid:73)(cid:3)(cid:87)(cid:90)(cid:82)(cid:3)(cid:82)(cid:88)(cid:87)(cid:83)(cid:88)(cid:87)(cid:86)(cid:3)(cid:75)(cid:76)(cid:74)(cid:75)(cid:3)
`bit is low and the other LCB when it is high. Driving one of two outputs high
`(cid:69)(cid:68)(cid:86)(cid:72)(cid:71)(cid:3)(cid:82)(cid:81)(cid:3)(cid:68)(cid:81)(cid:3)(cid:76)(cid:81)(cid:83)(cid:88)(cid:87)(cid:3)(cid:69)(cid:88)(cid:87)(cid:3)(cid:76)(cid:86)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:90)(cid:72)(cid:79)(cid:79)(cid:16)(cid:78)(cid:81)(cid:82)(cid:90)(cid:81)(cid:3)(cid:73)(cid:88)(cid:81)(cid:70)(cid:87)(cid:76)(cid:82)(cid:81)(cid:3)(cid:82)(cid:73)(cid:3)(cid:68)(cid:3)(cid:20)(cid:16)(cid:87)(cid:82)(cid:16)(cid:21)(cid:3)(cid:71)(cid:72)(cid:70)(cid:82)(cid:71)(cid:72)(cid:85)(cid:3)(cid:17)(cid:17)(cid:17)(cid:180)
`based on an input but is the well-known function of a 1-to-2 decoder
`Dr. Horst (APPLE-1003). para. 115: Petition, 36. 39.
`(cid:39)(cid:85)(cid:17)(cid:3)(cid:43)(cid:82)(cid:85)(cid:86)(cid:87)(cid:3)(cid:11)(cid:36)(cid:51)(cid:51)(cid:47)(cid:40)(cid:16)(cid:20)(cid:19)(cid:19)(cid:22)(cid:12)(cid:15)(cid:3)(cid:83)(cid:68)(cid:85)(cid:68)(cid:17)(cid:3)(cid:20)(cid:20)(cid:24)(cid:30)(cid:3)(cid:51)(cid:72)(cid:87)(cid:76)(cid:87)(cid:76)(cid:82)(cid:81)(cid:15)(cid:3)(cid:22)(cid:25)(cid:15)(cid:3)(cid:22)(cid:28)(cid:17)
`
`Petition, 33. 36-39.
`(cid:51)(cid:72)(cid:87)(cid:76)(cid:87)(cid:76)(cid:82)(cid:81)(cid:15)(cid:3)(cid:22)(cid:22)(cid:15)(cid:3)(cid:22)(cid:25)(cid:16)(cid:22)(cid:28)(cid:17)
`
`tion channel 220 and is 4 bits long.
`
`[0016] To begin the access cycle for the memory 200. an
`address is first received in step 302 at the predecoder 202
`through a first connnunication channel 216. Typically. the
`address is 6 bits long, and from those 6 bits, the predecoder
`derives a wordline enable signal and two wordline select
`signals in step 304. an X wordlinc select signal and a Y
`\Vordline select signal. The X wordline select signal is 8 bits
`long and is output to the final decoder 204 through a second
`communication channel 218. The Y wortlline select signal is
`output to the final decoder 2% through a third communiea-
`Asano, [0016]; Petition 33, 36.
`(cid:36)(cid:86)(cid:68)(cid:81)(cid:82)(cid:15)(cid:3)(cid:62)(cid:19)(cid:19)(cid:20)(cid:25)(cid:64)(cid:30)(cid:3)(cid:51)(cid:72)(cid:87)(cid:76)(cid:87)(cid:76)(cid:82)(cid:81)(cid:3)(cid:22)(cid:22)(cid:15)(cid:3)(cid:22)(cid:25)(cid:17)
`
`The first AND gate 212
`receives a clocking signal from the lirst LCB 208 through
`the fifth communication channel 228. while the second AND
`gale 236 receives a clocking signal from [he second LC B
`234 through the sixth communication channel 240. Depend-
`ing on the most significant bit of the address signal that is
`input into the predeeoder 202, either the first AND gate 212
`or the second AND -ate 236 is selected,
`
`Asano, [0019]: Petition, 33’ 36.
`(cid:36)(cid:86)(cid:68)(cid:81)(cid:82)(cid:15)(cid:3)(cid:62)(cid:19)(cid:19)(cid:20)(cid:28)(cid:64)(cid:30)(cid:3)(cid:51)(cid:72)(cid:87)(cid:76)(cid:87)(cid:76)(cid:82)(cid:81)(cid:15)(cid:3)(cid:22)(cid:22)(cid:15)(cid:3)(cid:22)(cid:25)(cid:17)
`
`(cid:179)(cid:55)(cid:75)(cid:88)(cid:86)(cid:15)(cid:3)(cid:68)(cid:79)(cid:79)(cid:3)(cid:86)(cid:76)(cid:91)(cid:3)(cid:76)(cid:81)(cid:83)(cid:88)(cid:87)(cid:3)(cid:69)(cid:76)(cid:87)(cid:86)(cid:3)(cid:75)(cid:68)(cid:89)(cid:72)(cid:3)(cid:69)(cid:72)(cid:72)(cid:81)(cid:3)(cid:68)(cid:70)(cid:70)(cid:82)(cid:88)(cid:81)(cid:87)(cid:72)(cid:71)(cid:3)(cid:73)(cid:82)(cid:85)(cid:15)(cid:3)(cid:90)(cid:76)(cid:87)(cid:75)(cid:3)(cid:69)(cid:76)(cid:87)(cid:86)(cid:3)(cid:62)(cid:23)(cid:29)(cid:21)(cid:64)(cid:3)(cid:86)(cid:72)(cid:79)(cid:72)(cid:70)(cid:87)(cid:76)(cid:81)(cid:74)(cid:3)
`“Thus, all six input bits have been accounted for, with bits [4:2] selecting
`(cid:87)(cid:75)(cid:72)(cid:3)(cid:59)(cid:3)(cid:82)(cid:88)(cid:87)(cid:83)(cid:88)(cid:87)(cid:15)(cid:3)(cid:69)(cid:76)(cid:87)(cid:86)(cid:3)(cid:62)(cid:20)(cid:29)(cid:19)(cid:64)(cid:3)(cid:86)(cid:72)(cid:79)(cid:72)(cid:70)(cid:87)(cid:76)(cid:81)(cid:74)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:60)(cid:3)(cid:82)(cid:88)(cid:87)(cid:83)(cid:88)(cid:87)(cid:15)(cid:3)(cid:68)(cid:81)(cid:71)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:80)(cid:82)(cid:86)(cid:87)(cid:3)(cid:86)(cid:76)(cid:74)(cid:81)(cid:76)(cid:73)(cid:76)(cid:70)(cid:68)(cid:81)(cid:87)(cid:3)(cid:69)(cid:76)(cid:87)(cid:3)
`the X output, bits [1:0] selecting the Y output, and the most significant bit
`(cid:62)(cid:24)(cid:64)(cid:3)(cid:86)(cid:72)(cid:79)(cid:72)(cid:70)(cid:87)(cid:76)(cid:81)(cid:74)(cid:3)(cid:82)(cid:81)(cid:79)(cid:92)(cid:3)(cid:82)(cid:81)(cid:72)(cid:3)(cid:82)(cid:73)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:47)(cid:38)(cid:37)(cid:86)(cid:17)(cid:180)
`[5] selecting only one of the LCBs.”
`
`Dr. Horst (APPLE-1003). para. 115: Petition, 36. 39.
`(cid:39)(cid:85)(cid:17)(cid:3)(cid:43)(cid:82)(cid:85)(cid:86)(cid:87)(cid:3)(cid:11)(cid:36)(cid:51)(cid:51)(cid:47)(cid:40)(cid:16)(cid:20)(cid:19)(cid:19)(cid:22)(cid:12)(cid:15)(cid:3)(cid:83)(cid:68)(cid:85)(cid:68)(cid:17)(cid:3)(cid:20)(cid:20)(cid:24)(cid:30)(cid:3)(cid:51)(cid:72)(cid:87)(cid:76)(cid:87)(cid:76)(cid:82)(cid:81)(cid:15)(cid:3)(cid:22)(cid:25)(cid:15)(cid:3)(cid:22)(cid:28)(cid:17)
`
`FISH.
`
`(cid:20)(cid:20)
`“
`
`11
`
`11
`
`

`

`(cid:53)(cid:72)(cid:89)(cid:76)(cid:72)(cid:90)(cid:29)(cid:3)(cid:54)(cid:72)(cid:83)(cid:68)(cid:85)(cid:68)(cid:87)(cid:72)(cid:3)(cid:50)(cid:88)(cid:87)(cid:83)(cid:88)(cid:87)(cid:86)(cid:3)(cid:82)(cid:73)(cid:3)(cid:36)(cid:86)(cid:68)(cid:81)(cid:82)(cid:182)(cid:86)(cid:3)(cid:51)(cid:85)(cid:72)(cid:71)(cid:72)(cid:70)(cid:82)(cid:71)(cid:72)(cid:85)(cid:3)(cid:21)(cid:19)(cid:21)
`Review: Separate Outputs of Asano’s Predecoder 202
`
`Second lggic
`
`| w
`tnnnpss| pagoficooen
`
`(cid:25)(cid:3)(cid:44)(cid:81)(cid:83)(cid:88)(cid:87)(cid:3)(cid:36)(cid:71)(cid:71)(cid:85)(cid:72)(cid:86)(cid:86)(cid:3)(cid:37)(cid:76)(cid:87)(cid:86)
`6 Input Address Bits
`3-address bits —> 8-bit X WL Select
`(cid:22)(cid:16)(cid:68)(cid:71)(cid:71)(cid:85)(cid:72)(cid:86)(cid:86)(cid:3)(cid:69)(cid:76)(cid:87)(cid:86)(cid:3)(cid:314)(cid:3)(cid:27)(cid:16)(cid:69)(cid:76)(cid:87)(cid:3)(cid:59)(cid:3)(cid:58)(cid:47)(cid:3)(cid:54)(cid:72)(cid:79)(cid:72)(cid:70)(cid:87)
`(cid:21)(cid:16)(cid:68)(cid:71)(cid:71)(cid:85)(cid:72)(cid:86)(cid:86)(cid:3)(cid:69)(cid:76)(cid:87)(cid:86)(cid:3)(cid:314)(cid:3)(cid:23)(cid:16)(cid:69)(cid:76)(cid:87)(cid:3)(cid:60)(cid:3)(cid:58)(cid:47)(cid:3)(cid:54)(cid:72)(cid:79)(cid:72)(cid:70)(cid:87)
`2-address bits —> 4-bit Y WL Select
`
`(cid:20)(cid:16)(cid:68)(cid:71)(cid:71)(cid:85)(cid:72)(cid:86)(cid:86)(cid:3)(cid:69)(cid:76)(cid:87)(cid:3)(cid:314)(cid:3)(cid:21)(cid:16)(cid:69)(cid:76)(cid:87)(cid:3)(cid:58)(cid:47)(cid:3)(cid:40)(cid:81)(cid:68)(cid:69)(cid:79)(cid:72)
`1-address bit —> 2-bit WL Enable
`petition 33-39
`(cid:51)(cid:72)(cid:87)(cid:76)(cid:87)(cid:76)(cid:82)(cid:81)(cid:15)(cid:3)(cid:22)(cid:22)(cid:16)(cid:22)(cid:28)(cid:17)
`’
`I
`
`215
`
`——————
`
`2
`at:
`ll
`L I$ in;
`
`I
`
`
`
`I
`|
`|
`:
`I
`I
`I
`|
`| First Log
`
`I ______
`|
`_ f'fkfi'fufs
`_CLK
`|
`|_221
`\ II”
`‘ _
`g;
`MENABLE '
`-/
`
`zzc-J
`
`F40
`
`EHABL
`
`2382’
`
`
`
`LCB
`H:
`
`| F
`
`(ci

This document is available on Docket Alarm but you must sign up to view it.


Or .

Accessing this document will incur an additional charge of $.

After purchase, you can access this document again without charge.

Accept $ Charge
throbber

Still Working On It

This document is taking longer than usual to download. This can happen if we need to contact the court directly to obtain the document and their servers are running slowly.

Give it another minute or two to complete, and then try the refresh button.

throbber

A few More Minutes ... Still Working

It can take up to 5 minutes for us to download a document if the court servers are running slowly.

Thank you for your continued patience.

This document could not be displayed.

We could not find this document within its docket. Please go back to the docket page and check the link. If that does not work, go back to the docket and refresh it to pull the newest information.

Your account does not support viewing this document.

You need a Paid Account to view this document. Click here to change your account type.

Your account does not support viewing this document.

Set your membership status to view this document.

With a Docket Alarm membership, you'll get a whole lot more, including:

  • Up-to-date information for this case.
  • Email alerts whenever there is an update.
  • Full text search for other cases.
  • Get email alerts whenever a new case matches your search.

Become a Member

One Moment Please

The filing “” is large (MB) and is being downloaded.

Please refresh this page in a few minutes to see if the filing has been downloaded. The filing will also be emailed to you when the download completes.

Your document is on its way!

If you do not receive the document in five minutes, contact support at support@docketalarm.com.

Sealed Document

We are unable to display this document, it may be under a court ordered seal.

If you have proper credentials to access the file, you may proceed directly to the court's system using your government issued username and password.


Access Government Site

We are redirecting you
to a mobile optimized page.





Document Unreadable or Corrupt

Refresh this Document
Go to the Docket

We are unable to display this document.

Refresh this Document
Go to the Docket