`
`(12) 4;} fi-fil 2% fill: a} #5 (A)
`
`(11)fii¥flififififi§%
`4%502001—352102
`
`(P2001 —352102A)
`(43)i§fifi El 50521341512}? 21 El (2001. 12. 21)
`
`
`
`(51)Int.Cl.7
`
`mama-
`
`H01L awn
`
`23/28
`
`F I
`
`H01L ENG
`
`23/28
`
`f—va—I“ (é?)
`
`N
`
`D
`
`4M109
`
`5 F 0 4 1
`
`gfififi fififi fiifimfil OL @243)
`
`
`(21)Hifi§%
`
`fiEZOOO—170140(P2000—170140)
`
`(22) Hifi El
`
`EFdi‘ilZfli 6 F] 7 El (2000. 6.7)
`
`(TUEHEJK 000005821
`
`m?%fififififi%&
`
`kfiHFHETfiX$FHEIOOG$flfl
`
`(72) fiflfifi fifi W
`
`EEEEEEflfifiEMfi$fi§$WE$
`
`1786§flfl036
`
`fifififlTE?fikfié¥iw
`
`(74) REA 100097445
`
`#Ei fifi 33$
`
`(502%)
`
`F§“A(%) 4M109 AADI BAGS CA21 DBIB GAOI
`5F041 AA25 AA43 DA07 DA19 DAZU
`
`DA35 DA39 DA43 DC03 DC04
`
`D023
`
`
`
`(54) [filfiméifl]
`
`i‘fiéiéfifiififi
`
`(57)【要約】
`【課題】 ダイシング工程においても電極のバリの発生
`がなく樹脂パッケージの接合度を強固にしてボンディン
`グ用ワイヤの断線を防止できる光半導体装置を提供する
`こと。
`【解決手段】 絶縁性の基板1の外郭縁から離れた2箇
`所にスルーホール1a,1bを開け、これらのスルーホ
`ール1a,1bを介して基板1の表面側から裏面側に掛
`けて基板1の外郭縁より内側に周縁を持つ一対の電極
`2,3を形成し、電極3の上に半導体発光素子4を導通
`搭載するとともに半導体発光素子4を他方の電極2にワ
`イヤ6でボンディングし、更に基板1の表面の全体に接
`合され半導体発光素子及びワイヤ6を封止する樹脂パッ
`ケージ7を形成する。
`
`Nichia Exhibit 1006
`Page 1
`
`
`
`1
`
`【特許請求の範囲】
`【請求項1】 絶縁性の基板の外郭縁から離れた2箇所
`にスルーホールを開け、これらのスルーホールを介して
`前記基板の表面側から裏面側に掛けて前記基板の外郭縁
`より内側に周縁を持つ一対の電極を形成し、前記一対の
`電極の上に素子を導通搭載するとともに前記素子を他方
`の電極にワイヤでボンディングし、更に前記基板の表面
`の全体に接合され前記素子及び前記ワイヤを封止する樹
`脂パッケージを形成したことを特徴とする光半導体装
`置。
`【発明の詳細な説明】
`【0001】
`【発明の属する技術分野】本発明は、たとえば表面実装
`型のチップLED(発光ダイオード)等の光半導体装置
`に係り、特に基板と封止樹脂の接着度が強くしかも電極
`バリのない高品質の光半導体装置に関する。
`【0002】
`【従来の技術】光半導体装置のひとつとして表面実装型
`のチップLEDが従来から知られている。このチップL
`EDは、絶縁性の基板に電極パターンを形成して半導体
`発光素子を電極パターン上に導通搭載するとともにワイ
`ヤボンディングし、ワイヤを含んで樹脂で封止する樹脂
`パッケージを基板に一体に接着し、ダイシングによって
`1個ずつの製品としたものである。ダイシングされた後
`のチップLEDの単体は、基板の両端に一対の電極が位
`置し、一方の電極の上に半導体発光素子を導通搭載して
`他方の電極とワイヤでボンディングするか、GaN系化
`合物半導体を利用した青色発光の半導体発光素子のよう
`にサファイア基板と反対側の面に二つの電極を持つもの
`ではこれらの両方の電極が基板側の一対の電極にワイヤ
`ボンディングされる。
`【0003】封止樹脂は半導体発光素子及びワイヤを保
`護する役目と配光性を向上させるためのレンズの機能を
`持つもので、基板だけでなく電極を含めて封止する形態
`のものが多用されている。
`【0004】
`【発明が解決しようとする課題】ところが、絶縁性の基
`板に電極パターンを形成してダイシングするとき、基板
`の端面に沿って電極が形成されるので、金属の電極に下
`向きのバリが発生しやすい。このため、ダイシングの後
`にはバリ取り工程が必要となり工程数が増えることにな
`る。また、バリ取り工程によって電極バリを除去しても
`その除去が十分でないと表面実装の際に基板が実装面に
`対して傾いた状態となり、実装精度も低下してしまう。
`【0005】また、エポキシ等を利用した樹脂パッケー
`ジは、基板との接合度は良好であるものの、金属の電極
`表面に対する接合度は比較的弱い。このため、基板の端
`部に位置している電極と樹脂パッケージとの間が剥離し
`やすく、樹脂パッケージが基板の表面から浮いてしまう
`ことがある。このため、ボンディングされているワイヤ
`
`(2)
`
`10
`10
`
`20
`20
`
`30
`30
`
`40
`40
`
`50
`50
`
` 特開2001−352102
`2
`が電極から外れて断線しやすく、歩留り低下の大きな原
`因となる。
`【0006】そこで、本発明は、ダイシング工程におい
`ても電極のバリの発生がなく樹脂パッケージの接合度を
`強固にしてボンディング用のワイヤの断線を防止できる
`光半導体装置を提供することを目的とする。
`【0007】
`【課題を解決するための手段】本発明は、絶縁性の基板
`の外郭縁から離れた2箇所にスルーホールを開け、これ
`らのスルーホールを介して前記基板の表面側から裏面側
`に掛けて前記基板の外郭縁より内側に周縁を持つ一対の
`電極を形成し、前記一対の電極の上に素子を導通搭載す
`るとともに前記素子を他方の電極にワイヤでボンディン
`グし、更に前記基板の表面の全体に接合され前記素子及
`び前記ワイヤを封止する樹脂パッケージを形成したこと
`を特徴とする。
`【0008】本発明によれば、ダイシング工程において
`も電極のバリの発生がなく樹脂パッケージの接合度を強
`固にしてボンディング用のワイヤの断線を防止できる光
`半導体装置を得ることができる。
`【0009】
`【発明の実施の形態】請求項1に記載の発明は、絶縁性
`の基板の外郭縁から離れた2箇所にスルーホールを開
`け、これらのスルーホールを介して前記基板の表面側か
`ら裏面側に掛けて前記基板の外郭縁より内側に周縁を持
`つ一対の電極を形成し、前記一対の電極の上に素子を導
`通搭載するとともに前記素子を他方の電極にワイヤでボ
`ンディングし、更に前記基板の表面の全体に接合され前
`記素子及び前記ワイヤを封止する樹脂パッケージを形成
`したことを特徴とする光半導体装置であり、ダイシング
`工程における電極のバリの発生がないとともに基板に対
`する樹脂パッケージの安定した接着及びワイヤの浮き上
`がりを防止するという作用を有する。
`【0010】以下、本発明の実施の形態を図面に基づい
`て説明する。
`【0011】図1は本実施の形態における光半導体装置
`であって表面実装型の半導体発光装置とした例を示す平
`面図、図2は図1のX−X’線による断面図、図3は底
`面図である。
`【0012】図において、絶縁性の基板1の2箇所に円
`形開口断面のスルーホール1a,1bを開け、これらの
`スルーホール1a,1b部分に基板1の表面側から裏面
`側に掛けて電極2,3が形成されている。これらの電極
`2,3は絶縁性の基板1に対してパターン形成されたも
`ので、基板1の表面からスルーホール1a,1bを貫通
`して裏面に至る断面形状として形成されたものである。
`電極2,3は、図3に示すように、基板1の外郭より狭
`い範囲に含まれる形状であり、基板1の外郭から少し内
`側に偏って形成されている。
`【0013】電極3の上にはAgペースト5を介して半
`
`Nichia Exhibit 1006
`Page 2
`
`
`
` 特開2001−352102
`4
`
`きる。
`【0018】このように、本発明では、ダイシング工程
`での電極2,3のバリの発生がなく、樹脂パッケージ7
`と基板1とが安定接合されるのでワイヤ6のボンディン
`グ状態の保全が図れ、製造歩留りが格段に向上する。
`【0019】なお、以上の実施の形態では、半導体発光
`装置について説明したが、たとえば受光と発光素子を備
`えるフォトセンサ等の光半導体装置であってもよいこと
`は無論である。
`【0020】
`【発明の効果】本発明では、ダイシング工程における電
`極のバリの発生がないのでバリ取りの工程を省くことが
`できるとともにプリント基板等への実装精度を高めるこ
`とができる。また、基板の外郭縁の全体を樹脂パッケー
`ジの接合面とするので、樹脂パッケージの接合度を安定
`させて剥離を防止できるとともに封止したワイヤの浮き
`上がりを防止でき、製造歩留りを向上させることができ
`る。
`【図面の簡単な説明】
`【図1】本発明の光半導体装置の実施の形態であって半
`導体発光装置とした例を示す平面図
`【図2】図1のX−X’線による半導体発光装置の断面
`
`図 【
`
`図3】半導体発光装置の底面図
`【符号の説明】
`1 基板
`1a,1b スルーホール
`2,3,4a 電極
`4 半導体発光素子
`5 Agペースト
`6 ワイヤ
`7 樹脂パッケージ
`8 樹脂
`9 ソルダーレジスト
`
`(3)
`
`*
`
`3
`導体発光素子4が導通搭載され、半導体発光素子4の上
`面の電極4aと他方の電極2との間をワイヤ6によって
`ボンディングしている。そして、基板1全体の表面は、
`半導体発光素子4及びワイヤ6を含めてエポキシによる
`樹脂パッケージ7によって封止されている。
`【0014】なお、スルーホール1a,1b部分に形成
`される電極2,3の円筒部分には補強用の樹脂8が充填
`され、基板1の底面には絶縁のためのソルダーレジスト
`9が形成されている。なお、樹脂8の充填は、たとえば
`本願出願人が提案し、特願平11−357253号とし
`て出願した明細書に記載の製造方法によって行なうこと
`ができる。
`【0015】以上の構成において、電極2,3をプリン
`ト配線基板の配線パターンに合わせて搭載するとともに
`半田付けすることによって半導体発光装置は実装され
`る。そして、通電によって半導体発光素子4が発光し、
`樹脂パッケージ7のほぼ全体から一様な輝度の発光が得
`られる。
`【0016】ここで、本発明においては、電極2,3は
`基板1の外郭よりも内側に偏って形成されている。この
`ため樹脂パッケージ7を形成する封止樹脂で基板1上を
`封止した後にダイシングするとき、電極2,3はダイシ
`ング面から離れているので、これらの電極2,3には剪
`断が及ばない。したがって、電極2,3にはダイシング
`後でもバリが発生することがなく、バリ除去の工程が不
`要となるとともにプリント配線基板上への実装精度を高
`めることができる。
`【0017】また、樹脂パッケージ7は金属の電極2,
`3の表面を含めて基板1の上に接合されるが、基板1の
`外縁部分には電極2,3は位置していない。このため、
`金属の電極2,3と樹脂の接着度は比較的弱いが、ガラ
`ス布基材等の基板1との接着度は強くなる。したがっ
`て、樹脂パッケージ7の外縁部分も含めて基板1に強固
`に接合され、剥離しにくくなり、安定した接合が維持さ
`*
`れるとともにワイヤ6の浮き上がりによる断線も防止で
`
`10
`10
`
`20
`20
`
`30
`30
`
`【図1】
`
`【図2】
`
`Nichia Exhibit 1006
`Page 3
`
`
`
`(4)
`
` 特開2001−352102
`
`【図3】
`
`Nichia Exhibit 1006
`Page 4
`
`
`
`(19) Japan Patent Office (JP)
`
`(12) Japanese Unexamined Patent
`Application Publication (A)
`
`(51) Int. Cl.7
`
`Identification codes
`
`F1
`
`(11) Japanese Unexamined Patent
`Application Publication Number 2001-352102
`(P2001-352102A))
`(43) Publication Date: December 21, 2001
`(2001.12.21)
`
`Theme Codes (Reference)
`
`
`
`
`
`
`Request for Examination: Not yet requested Number of Claims: 1 OL (Total of 4 pages)
`(71) Applicant 000005821
`(21) Application Number Japan Patent Application 2000-170140
`
`
`
`Matsushita Electric Industrial Co., Ltd.
`(P2000-170140)
`
`
`1006 Oaza Kadoma, Kadoma-shi,
`
`
`
`
`Osaka-fu Japan
`(22) Date of Application June 7, 2000 (2000.6.7)
`(72) Inventor Makoto Nozoe
`
`
`c/o Kagoshima Matsushita Electronics Co., Ltd.
`
`
`1786-6 Aza Maedaira, Oaza
`
`
`Tokushige, Ijuin-cho, Hioki-gun,
`
`
`Kagoshima-ken Japan
` (74) Agent
`100097445
`
`
`Patent Attorney Fumio Iwahashi (and 2 others)
`F terms (reference)
`
`
`
`
`
`
`
`
`
`
`
`
` (54) [Title of the Invention] Optical Semiconductor Device
`
`(57) [Abstract]
`[Problem] To provide an optical semiconductor device wherein a burr
`is not generated on the electrodes in the dicing step, the bonding level
`of resin package is reinforced, and breakage of the bonding wire can
`be prevented.
`[Means for Solving the Problem] Through holes 1a and 1b are opened
`in two places away from outer edge of insulating substrate 1, one pair
`of electrodes 2 and 3 are formed which have peripheral edge inside the
`outer edge of substrate 1 from the surface side of the substrate 1 to the
`back side via these through holes 1a and 1b, a semiconductor light
`emitting element 4 is conductively mounted on the electrode 3 as well
`as the semiconductor light emitting element 4 is bonded to the other
`electrode 2 by a wire 6 and further a resin package 7 which is bonded
`to the entire surface of substrate 1 and seals the semiconductor light
`emitting element and wire 6 is formed.
`
`
`
`
`
`
`
`Nichia Exhibit 1006
`Page 5
`
`
`
`(2)
`
`Japanese Unexamined Patent Application Publication Number 2001-352102
`
`package is strengthened, and disconnection of the bonding wire
`can be prevented.
`[0007]
`[Means of Solving the Problem] This invention is characterized
`with opening two through holes away from the outer edge of an
`insulating substrate, forming one pair of electrodes having
`peripheral edges inside the outer edge of the substrate from the
`surface side of the substrate to the back side via these through
`holes, conductively mounting an element on one of the pair of
`electrodes as well as bonding the element to the other electrode
`with a wire and further forming a resin package which is bonded
`to the entire surface of the substrate and seals the element and the
`wire.
`[0008] According to this invention, an optical semiconductor
`device can be obtained wherein a burr on the electrode is not
`generated, even in a dicing process, the bonding level of resin
`package is strengthened, and prevention of disconnection of the
`bonding wire.
`[0009] [Embodiment of the Invention] The invention described in
`Claim 1 is an optical semiconductor device characterized with
`opening two through holes away from the outer edge of an
`insulating substrate, forming one pair of electrodes having
`peripheral edges inside the outer edge of the substrate from the
`surface side of the substrate to the back side via these through
`holes, conductively mounting an element on one of the pair of
`electrodes as well as bonding the element to another electrode by
`a wire and further forming a resin package which is bonded to the
`entire surface of the substrate and seals the element and the wire,
`and has the function of not generating a burr on the electrode
`during the dicing process, stabilizing of the adhesive of resin
`package with the substrate and preventing the uplifting of the
`wire.
`[0010] An embodiment of this invention is described hereafter
`based on the drawings.
`[0011] Fig. 1 is an optical semiconductor device of this
`embodiment and a plane view showing an example of a surface
`mount type semiconductor light emitting device, Fig. 2 is a cross
`sectional view with the X – X’ line in Fig. 1 and Fig. 3 is a
`bottom view.
` [0012] In the drawings, through holes 1a and 1b with a circular
`opening cross section are opened in two places in the insulating
`substrate 1, and electrodes 2 and 3 are formed on these through
`holes 1a and 1b from the surface side to the back side of substrate
`1. These electrodes 2 and 3 are formed in a pattern against
`insulating substrate 1 and are formed in cross section shape from
`the surface of substrate 1, penetrating the through holes 1a and 1b
`to the back. The electrodes 2 and 3 are in a shape that includes a
`range narrower than the outer edge of substrate 1 and are formed
`biased slightly toward inside the outer edge of substrate 1, as
`shown in Fig. 3.
` [0013] A semiconductor light emitting element 4 is conductively
`mounted on electrode 3 with Ag paste 5 and the electrode 4a on
`the top side of the semiconductor light emitting element 4 and the
`other electrode 2 are bonded by a wire 6. And the surface of
`entire substrate 1 is encapsulated with resin package 7 with epoxy,
`including the semiconductor light emitting element 4 and the wire
`6.
`[0014] Meantime, the cylindrical parts of electrodes 2 and 3
`formed in the through holes 1a and 1b are filled by resin 8 for
`reinforcement and a solder resist 9 is formed on the bottom of
`substrate 1 for insulation. Meantime, filling with resin 8 can be
`3
`
`1
`
`[Scope of Patent Claims]
`[Claim 1] An optical semiconductor device characterized in that
`opening two through holes away from outer edge of an insulating
`substrate, forming one pair of electrodes having their peripheral
`edges inside the outer edge of the substrate, from the surface side
`of the substrate to the back side via these through holes,
`conductively mounting an element to one of the pair of electrodes
`as well as bonding the element to another electrode by a wire and
`further forming a resin package which is bonded to the entire
`surface of the substrate and which seals the element and the wire.
`[Detailed Description of the Invention]
`[0001] [Field of the Invention] This invention is related to an
`optical semiconductor device, for example, a surface mount type
`chip LED (light emitting diode), etc., and especially relates to a
`high quality optical semiconductor device with a strong bonding
`level of the sealing resin and substrate, furthermore without
`electrode burrs.
`[0002] [Conventional Technology] A surface mount type chip
`LED is known as one of optical semiconductor device. This chip
`LED is a product wherein an electrode pattern is formed on an
`insulating substrate, a semiconductor light emitting element is
`conductively mounted on the electrode pattern as well as a wire is
`bonded, a resin package for sealing by resin, including wire is
`adhered to the substrate integrally and it becomes an individual
`product by dicing. A chip LED unit after dicing has one pair of
`electrodes placed on both ends of the substrate and either a
`semiconductor light emitting element is conductively mounted on
`one of electrodes and the other electrode is bonded by wire, or in
`the case of having two electrodes on the side opposite a sapphire
`substrate for a semiconductor light emitting element emitting blue
`light using a GaN based compound semiconductor, both of these
`electrodes are bonded by wire to one pair of electrodes on the
`substrate side.
`[0003] An encapsulating resin has role of protecting the
`semiconductor light emitting element and wire and a function as a
`lens to improve optical distribution, and a type that encapsulates
`not only the substrate but also includes the electrodes is used
`often.
`[0004] [Problems to be Resolved by the Invention] However,
`when dicing after forming an electrode pattern on the insulating
`substrate, a burr facing downward is likely to be generated on the
`metal electrode because the electrode is formed along the end
`surface of the substrate. For this reason, a deburring step is
`needed after dicing, which results in an increase in the steps. Also,
`even though the burr of the electrode is eliminated with the
`deburring step, if the elimination is not sufficient, the substrate
`will have an angle in relation to the mounted surface when
`surface mounting and mounting accuracy will also be decreased.
`[0005] Also, a resin package using epoxy, etc. has a good
`bonding level with the substrate, however, the bonding level with
`the metal electrode surface is relatively weak. As a result, the area
`between the electrode located at the end of the substrate and the
`resin package is likely to be exfoliated and the resin package may
`detach from the surface of substrate. For this reason, the bonded
`wire separates from the electrode and is likely to become
`disconnected, resulting in a major reason for reduction in yield.
`[0006] Therefore, this invention has a purpose of providing an
`optical semiconductor device wherein a burr on the electrode is
`not generated, even in a dicing process, the bonding level of resin
`
`
`
`
` 2
`
`Nichia Exhibit 1006
`Page 6
`
`
`
`(3)
`done by the production technique proposed by this applicant and
`described in the specification filed as Japanese Patent Application
`No. 1999-357253.
`[0015] In the structure mentioned above, a semiconductor light
`emitting device is implemented by mounting as well as soldering
`the electrodes 2 and 3 in conformity with the wiring pattern of the
`printed circuit board. And, the semiconductor light emitting
`element 4 emits light by the passage of electricity, and uniform
`luminance can be obtained from almost the entire resin package 7.
`[0016] Here, in this invention, the electrodes 2 and 3 are formed
`biased toward the inside of the outer edge of substrate 1. As a
`result, when dicing after sealing on the substrate 1 with the
`sealing resin forming the resin package 7, shearing doesn’t reach
`the electrodes 2 and 3 because these electrodes 2 and 3 are away
`from the dicing side. Therefore, a burr isn’t generated on the
`electrodes 2 and 3 even after dicing, a deburring process is not
`needed and implementation accuracy on the printed circuit board
`can be increased.
`[0017] Also, the resin package 7 is joined to the substrate 1,
`including the surface of metal electrodes 2 and 3 but the
`electrodes 2 and 3 are not located on the outer edge of substrate 1.
`For this reason, the adhesive level with the metal electrodes 2 and
`3 and the resin is relatively weak, but the adhesive level with the
`substrate 1 such as glass fabric board material, etc. is stronger.
`Therefore, it is solidly joined to the substrate 1 including the outer
`edge part of the resin package 7, which creates a joining that is
`stable and hard to separate, as well as preventing a disconnection
`due to uplifting of the wire 6.
`[0018] In this way, with this invention, there is no generation of
`burrs on the electrodes 2 and 3 in the dicing process, the resin
`package 7 and the substrate 1 are stably joined so the bonding
`state of the wire 6 is maintained and the production yield is
`improved substantially.
`
`
`[Fig. 1]
`
`Japanese Unexamined Patent Application Publication Number 2001-352102
`4
`[0019] Meantime, the embodiment above is described regarding a
`semiconductor light emitting element, but this can be of course an
`optical semiconductor device with, for example, a photosensor
`with light receiving and light emitting elements.
`[0020]
`[Effects of Invention] In this invention, a deburring process can
`be omitted because there is no burr generation on the electrode in
`the dicing process as well as the implementation accuracy on a
`printed circuit board can be increased. Also, exfoliation can be
`prevented by stabilizing the bonding level of the resin package
`because the entire outer edge of the substrate is a bonding surface
`of the resin package, separation of the bonding wire can be
`prevented, and the production yield can be improved.
`[Brief Explanation of Drawings]
`[Fig. 1] A plane view showing an example of a semiconductor
`light emitting device wherein it is an embodiment of an optical
`semiconductor device in this invention
`[Fig. 2] A cross sectional view of a semiconductor light emitting
`device with the X - X’ line in Fig. 1
`[Fig. 3] A bottom view of a semiconductor light emitting device
`[Description of the Reference Numerals]
`1 Substrate
`1a, 1b Through holes
`2, 3, 4a Electrodes
`4 Semiconductor light emitting element
`5 Ag paste
`6 Wire
`7 Resin package
`8 Resin
`9 Solder resist
`
`
`
`[Fig. 2]
`
`
`
`
`
`
`
`
`
`
`
`
`
`
`
`Nichia Exhibit 1006
`Page 7
`
`
`
`(4)
`
`Japanese Unexamined Patent Application Publication Number 2001-352102
`
`[Fig. 3]
`
`
`
`Nichia Exhibit 1006
`Page 8
`
`
`
`Translator’s Declaration
`
`1. Jeff Bunderson, hereby declare:
`
`That I possess advanced knowledge of the Japanese and English languages. My qualifications are
`as follows:
`
`- Worked as a freelance translator for 18 years
`
`- BA in Japanese from Brigham Young University
`
`0 4.5 years working for Intel in Japan in Planning and Marketing
`
`- 3.5 years working for NEC Electronics as a Field Sales Engineer
`
`The attached translation is, to the best of my knowledge and belief, a true and accurate translation
`from Japanese to English of the patent publication titled “%$i§i¢%fi (Optical Semiconductor
`Device) - JPA_2001-352102 (Matsushita).
`I understand that willful false statement and the like
`are punishable by fine or imprisonment, or both (18 U.S.C. 1001) and may jeopardize the validity
`of the application or any patent issuing thereon.
`I declare under penalty of perjury that all
`statements made herein of my own knowledge are true and all statements made on information
`and belief are believed to be true.
`
`Date: May 29. 2018
`
`
`
`3 Anderson
`
`
`Nichia Exhibit 1006
`
`Page 9
`
`Nichia Exhibit 1006
`Page 9
`
`